Home
last modified time | relevance | path

Searched refs:SEQ01__SEQ_PCLKBY2__SHIFT (Results 1 – 19 of 19) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dce/
H A Ddce_6_0_sh_mask.h8748 #define SEQ01__SEQ_PCLKBY2__SHIFT 0x00000003 macro
H A Ddce_8_0_sh_mask.h10668 #define SEQ01__SEQ_PCLKBY2__SHIFT 0x3 macro
H A Ddce_10_0_sh_mask.h11052 #define SEQ01__SEQ_PCLKBY2__SHIFT 0x3 macro
H A Ddce_11_0_sh_mask.h10864 #define SEQ01__SEQ_PCLKBY2__SHIFT 0x3 macro
H A Ddce_11_2_sh_mask.h12118 #define SEQ01__SEQ_PCLKBY2__SHIFT 0x3 macro
H A Ddce_12_0_sh_mask.h64470 #define SEQ01__SEQ_PCLKBY2__SHIFT macro
/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dcn/
H A Ddcn_3_0_3_sh_mask.h27191 #define SEQ01__SEQ_PCLKBY2__SHIFT macro
H A Ddcn_3_0_1_sh_mask.h45218 #define SEQ01__SEQ_PCLKBY2__SHIFT macro
H A Ddcn_2_1_0_sh_mask.h48495 #define SEQ01__SEQ_PCLKBY2__SHIFT macro
H A Ddcn_3_2_1_sh_mask.h48437 #define SEQ01__SEQ_PCLKBY2__SHIFT macro
H A Ddcn_1_0_sh_mask.h46131 #define SEQ01__SEQ_PCLKBY2__SHIFT macro
H A Ddcn_3_1_2_sh_mask.h52618 #define SEQ01__SEQ_PCLKBY2__SHIFT macro
H A Ddcn_3_1_5_sh_mask.h51698 #define SEQ01__SEQ_PCLKBY2__SHIFT macro
H A Ddcn_3_1_6_sh_mask.h54430 #define SEQ01__SEQ_PCLKBY2__SHIFT macro
H A Ddcn_3_0_2_sh_mask.h54238 #define SEQ01__SEQ_PCLKBY2__SHIFT macro
H A Ddcn_3_1_4_sh_mask.h126 #define SEQ01__SEQ_PCLKBY2__SHIFT macro
H A Ddcn_3_0_0_sh_mask.h62816 #define SEQ01__SEQ_PCLKBY2__SHIFT macro
H A Ddcn_2_0_0_sh_mask.h59742 #define SEQ01__SEQ_PCLKBY2__SHIFT macro
H A Ddcn_3_2_0_sh_mask.h48439 #define SEQ01__SEQ_PCLKBY2__SHIFT macro