Home
last modified time | relevance | path

Searched refs:PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT (Results 1 – 13 of 13) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/gca/
H A Dgfx_6_0_sh_mask.h5965 #define PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT 0x00000001 macro
H A Dgfx_7_2_sh_mask.h5464 #define PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT 0x1 macro
H A Dgfx_8_1_sh_mask.h6784 #define PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT 0x1 macro
H A Dgfx_8_0_sh_mask.h6250 #define PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT 0x1 macro
/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/gc/
H A Dgc_9_0_sh_mask.h16960 #define PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT macro
H A Dgc_9_1_sh_mask.h18269 #define PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT macro
H A Dgc_9_2_1_sh_mask.h18146 #define PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT macro
H A Dgc_9_4_3_sh_mask.h20272 #define PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT macro
H A Dgc_9_4_2_sh_mask.h10393 #define PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT macro
H A Dgc_11_0_0_sh_mask.h22167 #define PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT macro
H A Dgc_10_1_0_sh_mask.h24459 #define PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT macro
H A Dgc_11_0_3_sh_mask.h24497 #define PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT macro
H A Dgc_10_3_0_sh_mask.h22648 #define PA_CL_VTE_CNTL__VPORT_X_OFFSET_ENA__SHIFT macro