Searched refs:LPDDR4_VREF_VALUE_DQ_RANK0 (Results 1 – 3 of 3) sorted by relevance
/openbmc/u-boot/board/freescale/imx8mq_evk/ |
H A D | lpddr4_timing.c | 364 { 0x5401c, ((LPDDR4_VREF_VALUE_DQ_RANK0 << 8) | 0x08) }, 404 { 0x54036, LPDDR4_VREF_VALUE_DQ_RANK0/*0x4d*/ }, 469 { 0x5401c, ((LPDDR4_VREF_VALUE_DQ_RANK0 << 8) | 0x08)/*0x4d08*/ }, 497 { 0x54036, LPDDR4_VREF_VALUE_DQ_RANK0 }, 547 { 0x5401c, ((LPDDR4_VREF_VALUE_DQ_RANK0 << 8) | 0x08) }, 574 { 0x54036, LPDDR4_VREF_VALUE_DQ_RANK0 }, 628 { 0x5401c, ((LPDDR4_VREF_VALUE_DQ_RANK0 << 8) | 0x08) }, 664 { 0x54036, LPDDR4_VREF_VALUE_DQ_RANK0 },
|
H A D | lpddr4_timing_b0.c | 352 { 0x5401c, ((LPDDR4_VREF_VALUE_DQ_RANK0 << 8) | 0x08) }, 379 { 0x54036, LPDDR4_VREF_VALUE_DQ_RANK0 }, 430 { 0x5401c, ((LPDDR4_VREF_VALUE_DQ_RANK0 << 8) | 0x08) }, 456 { 0x54036, LPDDR4_VREF_VALUE_DQ_RANK0 }, 507 { 0x5401c, ((LPDDR4_VREF_VALUE_DQ_RANK0 << 8) | 0x08) }, 534 { 0x54036, LPDDR4_VREF_VALUE_DQ_RANK0 },
|
/openbmc/u-boot/arch/arm/include/asm/arch-imx8m/ |
H A D | lpddr4_define.h | 88 #define LPDDR4_VREF_VALUE_DQ_RANK0 ((1 << 6) | (0xd)) macro
|