Home
last modified time | relevance | path

Searched refs:HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT (Results 1 – 13 of 13) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dcn/
H A Ddcn_2_1_0_sh_mask.h33433 #define HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT macro
H A Ddcn_1_0_sh_mask.h27841 #define HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT macro
H A Ddcn_3_0_1_sh_mask.h27333 #define HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT macro
H A Ddcn_3_2_1_sh_mask.h27856 #define HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT macro
H A Ddcn_3_1_2_sh_mask.h32955 #define HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT macro
H A Ddcn_3_1_5_sh_mask.h30823 #define HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT macro
H A Ddcn_3_1_6_sh_mask.h33721 #define HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT macro
H A Ddcn_3_1_4_sh_mask.h35575 #define HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT macro
H A Ddcn_3_0_2_sh_mask.h31539 #define HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT macro
H A Ddcn_2_0_0_sh_mask.h37001 #define HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT macro
H A Ddcn_3_0_0_sh_mask.h35947 #define HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT macro
H A Ddcn_3_2_0_sh_mask.h27853 #define HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT macro
/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dce/
H A Ddce_12_0_sh_mask.h35073 #define HPD3_DC_HPD_INT_CONTROL__DC_HPD_INT_EN__SHIFT macro