Searched refs:DTBCLK_P_CNTL (Results 1 – 6 of 6) sorted by relevance
/openbmc/linux/drivers/gpu/drm/amd/display/dc/dcn32/ |
H A D | dcn32_dccg.h | 105 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P0_SRC_SEL, mask_sh),\ 106 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P0_EN, mask_sh),\ 107 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P1_SRC_SEL, mask_sh),\ 108 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P1_EN, mask_sh),\ 109 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P2_SRC_SEL, mask_sh),\ 110 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P2_EN, mask_sh),\ 111 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P3_SRC_SEL, mask_sh),\ 112 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P3_EN, mask_sh),\
|
H A D | dcn32_dccg.c | 162 REG_UPDATE(DTBCLK_P_CNTL, in dccg32_set_dtbclk_p_src() 165 REG_UPDATE_2(DTBCLK_P_CNTL, in dccg32_set_dtbclk_p_src() 171 REG_UPDATE(DTBCLK_P_CNTL, in dccg32_set_dtbclk_p_src() 174 REG_UPDATE_2(DTBCLK_P_CNTL, in dccg32_set_dtbclk_p_src() 180 REG_UPDATE(DTBCLK_P_CNTL, in dccg32_set_dtbclk_p_src() 183 REG_UPDATE_2(DTBCLK_P_CNTL, in dccg32_set_dtbclk_p_src() 189 REG_UPDATE(DTBCLK_P_CNTL, in dccg32_set_dtbclk_p_src() 192 REG_UPDATE_2(DTBCLK_P_CNTL, in dccg32_set_dtbclk_p_src()
|
H A D | dcn32_resource.h | 1301 SR(OTG_PIXEL_RATE_DIV), SR(DTBCLK_P_CNTL), \
|
/openbmc/linux/drivers/gpu/drm/amd/display/dc/dcn314/ |
H A D | dcn314_dccg.c | 162 REG_UPDATE(DTBCLK_P_CNTL, in dccg314_set_dtbclk_p_src() 165 REG_UPDATE_2(DTBCLK_P_CNTL, in dccg314_set_dtbclk_p_src() 171 REG_UPDATE(DTBCLK_P_CNTL, in dccg314_set_dtbclk_p_src() 174 REG_UPDATE_2(DTBCLK_P_CNTL, in dccg314_set_dtbclk_p_src() 180 REG_UPDATE(DTBCLK_P_CNTL, in dccg314_set_dtbclk_p_src() 183 REG_UPDATE_2(DTBCLK_P_CNTL, in dccg314_set_dtbclk_p_src() 189 REG_UPDATE(DTBCLK_P_CNTL, in dccg314_set_dtbclk_p_src() 192 REG_UPDATE_2(DTBCLK_P_CNTL, in dccg314_set_dtbclk_p_src()
|
H A D | dcn314_dccg.h | 77 SR(DTBCLK_P_CNTL),\ 136 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P0_SRC_SEL, mask_sh),\ 137 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P0_EN, mask_sh),\ 138 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P1_SRC_SEL, mask_sh),\ 139 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P1_EN, mask_sh),\ 140 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P2_SRC_SEL, mask_sh),\ 141 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P2_EN, mask_sh),\ 142 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P3_SRC_SEL, mask_sh),\ 143 DCCG_SF(DTBCLK_P_CNTL, DTBCLK_P3_EN, mask_sh),\
|
/openbmc/linux/drivers/gpu/drm/amd/display/dc/dcn20/ |
H A D | dcn20_dccg.h | 294 uint32_t DTBCLK_P_CNTL; member
|