Home
last modified time | relevance | path

Searched refs:DP3_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT (Results 1 – 12 of 12) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dcn/
H A Ddcn_3_0_1_sh_mask.h35486 #define DP3_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_2_1_0_sh_mask.h41387 #define DP3_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_2_1_sh_mask.h33017 #define DP3_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_1_0_sh_mask.h35606 #define DP3_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_1_2_sh_mask.h37785 #define DP3_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_1_5_sh_mask.h35859 #define DP3_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_1_6_sh_mask.h38765 #define DP3_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_0_2_sh_mask.h40300 #define DP3_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_1_4_sh_mask.h44618 #define DP3_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_0_0_sh_mask.h45093 #define DP3_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_2_0_0_sh_mask.h45333 #define DP3_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_2_0_sh_mask.h33014 #define DP3_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro