Home
last modified time | relevance | path

Searched refs:DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT (Results 1 – 14 of 14) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dcn/
H A Ddcn_2_0_3_sh_mask.h19418 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro
H A Ddcn_3_0_3_sh_mask.h20572 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro
H A Ddcn_2_1_0_sh_mask.h37991 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro
H A Ddcn_1_0_sh_mask.h32594 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro
H A Ddcn_3_0_1_sh_mask.h31733 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro
H A Ddcn_3_2_1_sh_mask.h29670 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro
H A Ddcn_3_1_2_sh_mask.h34667 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro
H A Ddcn_3_1_5_sh_mask.h32585 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro
H A Ddcn_3_1_6_sh_mask.h35487 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro
H A Ddcn_3_1_4_sh_mask.h40579 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro
H A Ddcn_3_0_2_sh_mask.h36434 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro
H A Ddcn_2_0_0_sh_mask.h41941 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro
H A Ddcn_3_0_0_sh_mask.h41227 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro
H A Ddcn_3_2_0_sh_mask.h29667 #define DP1_DP_SEC_CNTL__DP_SEC_GSP4_ENABLE__SHIFT macro