Home
last modified time | relevance | path

Searched refs:DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT (Results 1 – 14 of 14) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dcn/
H A Ddcn_2_0_3_sh_mask.h18216 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_0_3_sh_mask.h19122 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_0_1_sh_mask.h30340 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_2_1_0_sh_mask.h36776 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_2_1_sh_mask.h28517 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_1_0_sh_mask.h31541 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_1_2_sh_mask.h33587 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_1_5_sh_mask.h31503 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_1_6_sh_mask.h34403 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_0_2_sh_mask.h34984 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_1_4_sh_mask.h39044 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_0_0_sh_mask.h39777 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_2_0_0_sh_mask.h40728 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro
H A Ddcn_3_2_0_sh_mask.h28514 #define DP0_DP_SEC_CNTL5__DP_SEC_GSP5_LINE_NUM__SHIFT macro