Home
last modified time | relevance | path

Searched refs:DC_GPIO_PWRSEQ_Y__DC_GPIO_ENA_BL_Y_MASK (Results 1 – 12 of 12) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dce/
H A Ddce_6_0_sh_mask.h3813 #define DC_GPIO_PWRSEQ_Y__DC_GPIO_ENA_BL_Y_MASK 0x00010000L macro
H A Ddce_8_0_sh_mask.h4099 #define DC_GPIO_PWRSEQ_Y__DC_GPIO_ENA_BL_Y_MASK 0x10000 macro
H A Ddce_10_0_sh_mask.h4021 #define DC_GPIO_PWRSEQ_Y__DC_GPIO_ENA_BL_Y_MASK 0x10000 macro
H A Ddce_11_0_sh_mask.h4131 #define DC_GPIO_PWRSEQ_Y__DC_GPIO_ENA_BL_Y_MASK 0x10000 macro
H A Ddce_11_2_sh_mask.h4575 #define DC_GPIO_PWRSEQ_Y__DC_GPIO_ENA_BL_Y_MASK 0x10000 macro
H A Ddce_12_0_sh_mask.h10526 #define DC_GPIO_PWRSEQ_Y__DC_GPIO_ENA_BL_Y_MASK macro
/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dcn/
H A Ddcn_3_0_3_sh_mask.h21829 #define DC_GPIO_PWRSEQ_Y__DC_GPIO_ENA_BL_Y_MASK macro
H A Ddcn_2_1_0_sh_mask.h43938 #define DC_GPIO_PWRSEQ_Y__DC_GPIO_ENA_BL_Y_MASK macro
H A Ddcn_1_0_sh_mask.h41138 #define DC_GPIO_PWRSEQ_Y__DC_GPIO_ENA_BL_Y_MASK macro
H A Ddcn_3_0_2_sh_mask.h43213 #define DC_GPIO_PWRSEQ_Y__DC_GPIO_ENA_BL_Y_MASK macro
H A Ddcn_2_0_0_sh_mask.h49485 #define DC_GPIO_PWRSEQ_Y__DC_GPIO_ENA_BL_Y_MASK macro
H A Ddcn_3_0_0_sh_mask.h49847 #define DC_GPIO_PWRSEQ_Y__DC_GPIO_ENA_BL_Y_MASK macro