Home
last modified time | relevance | path

Searched refs:DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT (Results 1 – 14 of 14) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dce/
H A Ddce_6_0_sh_mask.h3784 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT 0x00000000 macro
H A Ddce_8_0_sh_mask.h4084 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT 0x0 macro
H A Ddce_10_0_sh_mask.h4006 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT 0x0 macro
H A Ddce_11_0_sh_mask.h4116 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT 0x0 macro
H A Ddce_11_2_sh_mask.h4560 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT 0x0 macro
H A Ddce_12_0_sh_mask.h10506 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT macro
/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dcn/
H A Ddcn_3_0_3_sh_mask.h21809 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT macro
H A Ddcn_2_1_0_sh_mask.h43918 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT macro
H A Ddcn_1_0_sh_mask.h41118 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT macro
H A Ddcn_3_2_1_sh_mask.h41793 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT macro
H A Ddcn_3_0_2_sh_mask.h43193 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT macro
H A Ddcn_2_0_0_sh_mask.h49465 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT macro
H A Ddcn_3_0_0_sh_mask.h49827 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT macro
H A Ddcn_3_2_0_sh_mask.h41745 #define DC_GPIO_PWRSEQ_EN__DC_GPIO_BLON_EN__SHIFT macro