Home
last modified time | relevance | path

Searched refs:DC_GPIO_PWRSEQ_A__DC_GPIO_ENA_BL_A__SHIFT (Results 1 – 12 of 12) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dce/
H A Ddce_6_0_sh_mask.h3782 #define DC_GPIO_PWRSEQ_A__DC_GPIO_ENA_BL_A__SHIFT 0x00000010 macro
H A Ddce_8_0_sh_mask.h4078 #define DC_GPIO_PWRSEQ_A__DC_GPIO_ENA_BL_A__SHIFT 0x10 macro
H A Ddce_10_0_sh_mask.h4000 #define DC_GPIO_PWRSEQ_A__DC_GPIO_ENA_BL_A__SHIFT 0x10 macro
H A Ddce_11_0_sh_mask.h4110 #define DC_GPIO_PWRSEQ_A__DC_GPIO_ENA_BL_A__SHIFT 0x10 macro
H A Ddce_11_2_sh_mask.h4554 #define DC_GPIO_PWRSEQ_A__DC_GPIO_ENA_BL_A__SHIFT 0x10 macro
H A Ddce_12_0_sh_mask.h10497 #define DC_GPIO_PWRSEQ_A__DC_GPIO_ENA_BL_A__SHIFT macro
/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dcn/
H A Ddcn_3_0_3_sh_mask.h21800 #define DC_GPIO_PWRSEQ_A__DC_GPIO_ENA_BL_A__SHIFT macro
H A Ddcn_2_1_0_sh_mask.h43909 #define DC_GPIO_PWRSEQ_A__DC_GPIO_ENA_BL_A__SHIFT macro
H A Ddcn_1_0_sh_mask.h41109 #define DC_GPIO_PWRSEQ_A__DC_GPIO_ENA_BL_A__SHIFT macro
H A Ddcn_3_0_2_sh_mask.h43184 #define DC_GPIO_PWRSEQ_A__DC_GPIO_ENA_BL_A__SHIFT macro
H A Ddcn_2_0_0_sh_mask.h49456 #define DC_GPIO_PWRSEQ_A__DC_GPIO_ENA_BL_A__SHIFT macro
H A Ddcn_3_0_0_sh_mask.h49818 #define DC_GPIO_PWRSEQ_A__DC_GPIO_ENA_BL_A__SHIFT macro