Home
last modified time | relevance | path

Searched refs:CP_RB1_CNTL__RB_BLKSZ__SHIFT (Results 1 – 13 of 13) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/gca/
H A Dgfx_6_0_sh_mask.h2749 #define CP_RB1_CNTL__RB_BLKSZ__SHIFT 0x00000008 macro
H A Dgfx_7_2_sh_mask.h1080 #define CP_RB1_CNTL__RB_BLKSZ__SHIFT 0x8 macro
H A Dgfx_8_0_sh_mask.h1396 #define CP_RB1_CNTL__RB_BLKSZ__SHIFT 0x8 macro
H A Dgfx_8_1_sh_mask.h1920 #define CP_RB1_CNTL__RB_BLKSZ__SHIFT 0x8 macro
/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/gc/
H A Dgc_9_0_sh_mask.h10931 #define CP_RB1_CNTL__RB_BLKSZ__SHIFT macro
H A Dgc_9_2_1_sh_mask.h12216 #define CP_RB1_CNTL__RB_BLKSZ__SHIFT macro
H A Dgc_9_1_sh_mask.h12412 #define CP_RB1_CNTL__RB_BLKSZ__SHIFT macro
H A Dgc_9_4_3_sh_mask.h13941 #define CP_RB1_CNTL__RB_BLKSZ__SHIFT macro
H A Dgc_9_4_2_sh_mask.h2232 #define CP_RB1_CNTL__RB_BLKSZ__SHIFT macro
H A Dgc_11_0_0_sh_mask.h15356 #define CP_RB1_CNTL__RB_BLKSZ__SHIFT macro
H A Dgc_11_0_3_sh_mask.h17511 #define CP_RB1_CNTL__RB_BLKSZ__SHIFT macro
H A Dgc_10_1_0_sh_mask.h17857 #define CP_RB1_CNTL__RB_BLKSZ__SHIFT macro
H A Dgc_10_3_0_sh_mask.h16117 #define CP_RB1_CNTL__RB_BLKSZ__SHIFT macro