DSDTų rBOCHS BXPC BXPCCŻ\_SB_[‚HC000_HID ACPI0007_UID_MAT' $$[‚8FWCF_HID QEMU0002_STA _CCA_CRS † y[‚7IC00_HID RSCV0001_UID_GSB_CRS †  `y[‚CCOM0_HID RSCV0003_UID_CRS † ‰ y_DSD2 Ų’ŚŗnŒMŠ‘¼›æJ£ clock-frequency @8[‚AVR00_HID LNRO0005_UID_CCA_CRS † ‰y[‚AVR01_HID LNRO0005_UID_CCA_CRS †  ‰y[‚BVR02_HID LNRO0005_UID _CCA_CRS † 0‰y[‚BVR03_HID LNRO0005_UID _CCA_CRS † @‰y[‚BVR04_HID LNRO0005_UID _CCA_CRS † P‰y[‚BVR05_HID LNRO0005_UID _CCA_CRS † `‰y[‚BVR06_HID LNRO0005_UID _CCA_CRS † p‰y[‚BVR07_HID LNRO0005_UID _CCA_CRS † €‰y[‚IL000_HID PNP0C0F_UID_PRS ‰ y_CRS ‰ y_SRS[‚IL001_HID PNP0C0F_UID_PRS ‰!y_CRS ‰!y_SRS[‚JL002_HID PNP0C0F_UID _PRS ‰"y_CRS ‰"y_SRS[‚JL003_HID PNP0C0F_UID _PRS ‰#y_CRS ‰#y_SRS[‚L”PCI0_HID PNP0A08_CID PNP0A03_SEG_BBN_UID_STR PCIe 0 Device_CCA_PRTLs €  ’’L000  ’’L001  ’’ L002  ’’ L003  ’’L001  ’’L002 ’’ L003 ’’ L000  ’’L002  ’’L003 ’’ L000 ’’ L001  ’’L003  ’’L000 ’’ L001 ’’ L002  ’’L000  ’’L001 ’’ L002 ’’ L003  ’’L001  ’’L002 ’’ L003 ’’ L000  ’’L002  ’’L003 ’’ L000 ’’ L001  ’’L003  ’’L000 ’’ L001 ’’ L002  ’’L000  ’’L001 ’’ L002 ’’ L003  ’’ L001  ’’ L002 ’’ L003 ’’ L000  ’’ L002  ’’ L003 ’’ L000 ’’ L001  ’’ L003  ’’ L000 ’’ L001 ’’ L002  ’’ L000  ’’ L001 ’’ L002 ’’ L003  ’’ L001  ’’ L002 ’’ L003 ’’ L000  ’’L002  ’’L003 ’’ L000 ’’ L001  ’’L003  ’’L000 ’’ L001 ’’ L002  ’’L000  ’’L001 ’’ L002 ’’ L003  ’’L001  ’’L002 ’’ L003 ’’ L000  ’’L002  ’’L003 ’’ L000 ’’ L001  ’’L003  ’’L000 ’’ L001 ’’ L002  ’’L000  ’’L001 ’’ L002 ’’ L003  ’’L001  ’’L002 ’’ L003 ’’ L000  ’’L002  ’’L003 ’’ L000 ’’ L001  ’’L003  ’’L000 ’’ L001 ’’ L002  ’’L000  ’’L001 ’’ L002 ’’ L003  ’’L001  ’’L002 ’’ L003 ’’ L000  ’’L002  ’’L003 ’’ L000 ’’ L001  ’’L003  ’’L000 ’’ L001 ’’ L002  ’’L000  ’’L001 ’’ L002 ’’ L003  ’’L001  ’’L002 ’’ L003 ’’ L000  ’’L002  ’’L003 ’’ L000 ’’ L001  ’’L003  ’’L000 ’’ L001 ’’ L002 _CBA¤ 0_CRSH tˆ  ’‡ @’’’@‡ ’’Š+ ’’’’ySUPPCTRLF _OSCŠkCDW1 H“h [MŪ3÷@–WtAĄ=×fŠk CDW2Šk CDW3pCDW2SUPPpCDW3CTRL{CTRL CTRL ’“i}CDW1 CDW1 ’“CDW3CTRL}CDW1 CDW1pCTRLCDW3¤k”}CDW1 CDW1¤k-_DSM !“h Š7ÉåS5zM‘źMĆCM  “j¤¤[‚MRES0_HID PNP0C02_CRS3 0Š+ 0’’’?y