Lines Matching +full:- +full:pinmux
1 /* SPDX-License-Identifier: GPL-2.0 */
3 * Copyright (c) 2010-2013, NVIDIA CORPORATION. All rights reserved.
84 /* EXTPERIPH1 pinmux */
87 /* I2S0 pinmux */
93 /* I2S1 pinmux */
99 /* I2S3 pinmux */
105 /* CLDVFS pinmux */
109 /* ULPI pinmux */
123 /* I2C3 pinmux */
127 /* VI pinmux */
130 /* VI_ALT1 pinmux */
133 /* VGP4 pinmux */
136 /* I2C2 pinmux */
140 /* UARTD pinmux */
146 /* SPI4 pinmux */
154 /* PWM1 pinmux */
157 /* SOC pinmux */
161 /* EXTPERIPH2 pinmux */
164 /* SDMMC1 pinmux */
172 /* SDMMC3 pinmux */
182 /* SDMMC4 pinmux */
194 /* BLINK pinmux */
197 /* KBC pinmux */
211 /* UARTA pinmux */
215 /* I2CPWR pinmux (I2C5) */
219 /* SYSCLK pinmux */
222 /* RTCK pinmux */
225 /* CLK pinmux */
228 /* PWRON pinmux */
231 /* CPU pinmux */
234 /* PMI pinmux */
237 /* RESET_OUT_N pinmux */
240 /* EXTPERIPH3 pinmux */
243 /* I2C1 pinmux */
247 /* UARTB pinmux */
251 /* IRDA pinmux */
255 /* UARTC pinmux */
261 /* OWR pinmux */
264 /* CEC pinmux */
267 /* I2C4 pinmux */
271 /* USB pinmux */
283 /* Initially setting all used GPIO's to non-TRISTATE */