Lines Matching full:m0
24 * M0 - Mode 0
29 MUX_VAL(CP(SDRC_D0), (IEN | PTD | DIS | M0)) \
30 MUX_VAL(CP(SDRC_D1), (IEN | PTD | DIS | M0)) \
31 MUX_VAL(CP(SDRC_D2), (IEN | PTD | DIS | M0)) \
32 MUX_VAL(CP(SDRC_D3), (IEN | PTD | DIS | M0)) \
33 MUX_VAL(CP(SDRC_D4), (IEN | PTD | DIS | M0)) \
34 MUX_VAL(CP(SDRC_D5), (IEN | PTD | DIS | M0)) \
35 MUX_VAL(CP(SDRC_D6), (IEN | PTD | DIS | M0)) \
36 MUX_VAL(CP(SDRC_D7), (IEN | PTD | DIS | M0)) \
37 MUX_VAL(CP(SDRC_D8), (IEN | PTD | DIS | M0)) \
38 MUX_VAL(CP(SDRC_D9), (IEN | PTD | DIS | M0)) \
39 MUX_VAL(CP(SDRC_D10), (IEN | PTD | DIS | M0)) \
40 MUX_VAL(CP(SDRC_D11), (IEN | PTD | DIS | M0)) \
41 MUX_VAL(CP(SDRC_D12), (IEN | PTD | DIS | M0)) \
42 MUX_VAL(CP(SDRC_D13), (IEN | PTD | DIS | M0)) \
43 MUX_VAL(CP(SDRC_D14), (IEN | PTD | DIS | M0)) \
44 MUX_VAL(CP(SDRC_D15), (IEN | PTD | DIS | M0)) \
45 MUX_VAL(CP(SDRC_D16), (IEN | PTD | DIS | M0)) \
46 MUX_VAL(CP(SDRC_D17), (IEN | PTD | DIS | M0)) \
47 MUX_VAL(CP(SDRC_D18), (IEN | PTD | DIS | M0)) \
48 MUX_VAL(CP(SDRC_D19), (IEN | PTD | DIS | M0)) \
49 MUX_VAL(CP(SDRC_D20), (IEN | PTD | DIS | M0)) \
50 MUX_VAL(CP(SDRC_D21), (IEN | PTD | DIS | M0)) \
51 MUX_VAL(CP(SDRC_D22), (IEN | PTD | DIS | M0)) \
52 MUX_VAL(CP(SDRC_D23), (IEN | PTD | DIS | M0)) \
53 MUX_VAL(CP(SDRC_D24), (IEN | PTD | DIS | M0)) \
54 MUX_VAL(CP(SDRC_D25), (IEN | PTD | DIS | M0)) \
55 MUX_VAL(CP(SDRC_D26), (IEN | PTD | DIS | M0)) \
56 MUX_VAL(CP(SDRC_D27), (IEN | PTD | DIS | M0)) \
57 MUX_VAL(CP(SDRC_D28), (IEN | PTD | DIS | M0)) \
58 MUX_VAL(CP(SDRC_D29), (IEN | PTD | DIS | M0)) \
59 MUX_VAL(CP(SDRC_D30), (IEN | PTD | DIS | M0)) \
60 MUX_VAL(CP(SDRC_D31), (IEN | PTD | DIS | M0)) \
61 MUX_VAL(CP(SDRC_CLK), (IEN | PTD | DIS | M0)) \
62 MUX_VAL(CP(SDRC_DQS0), (IEN | PTD | DIS | M0)) \
63 MUX_VAL(CP(SDRC_DQS1), (IEN | PTD | DIS | M0)) \
64 MUX_VAL(CP(SDRC_DQS2), (IEN | PTD | DIS | M0)) \
65 MUX_VAL(CP(SDRC_DQS3), (IEN | PTD | DIS | M0)) \
66 MUX_VAL(CP(SDRC_DQS0N), (IEN | PTD | EN | M0)) \
67 MUX_VAL(CP(SDRC_DQS1N), (IEN | PTD | EN | M0)) \
68 MUX_VAL(CP(SDRC_DQS2N), (IEN | PTD | EN | M0)) \
69 MUX_VAL(CP(SDRC_DQS3N), (IEN | PTD | EN | M0)) \
70 MUX_VAL(CP(SDRC_CKE0), (M0)) \
71 MUX_VAL(CP(SDRC_CKE1), (M0)) \
72 MUX_VAL(CP(STRBEN_DLY0), (IEN | PTD | EN | M0)) \
74 MUX_VAL(CP(STRBEN_DLY1), (IEN | PTD | EN | M0)) \
88 MUX_VAL(CP(GPMC_D0), (IEN | PTU | EN | M0)) \
89 MUX_VAL(CP(GPMC_D1), (IEN | PTU | EN | M0)) \
90 MUX_VAL(CP(GPMC_D2), (IEN | PTU | EN | M0)) \
91 MUX_VAL(CP(GPMC_D3), (IEN | PTU | EN | M0)) \
92 MUX_VAL(CP(GPMC_D4), (IEN | PTU | EN | M0)) \
93 MUX_VAL(CP(GPMC_D5), (IEN | PTU | EN | M0)) \
94 MUX_VAL(CP(GPMC_D6), (IEN | PTU | EN | M0)) \
95 MUX_VAL(CP(GPMC_D7), (IEN | PTU | EN | M0)) \
96 MUX_VAL(CP(GPMC_D8), (IEN | PTU | EN | M0)) \
97 MUX_VAL(CP(GPMC_D9), (IEN | PTU | EN | M0)) \
98 MUX_VAL(CP(GPMC_D10), (IEN | PTU | EN | M0)) \
99 MUX_VAL(CP(GPMC_D11), (IEN | PTU | EN | M0)) \
100 MUX_VAL(CP(GPMC_D12), (IEN | PTU | EN | M0)) \
101 MUX_VAL(CP(GPMC_D13), (IEN | PTU | EN | M0)) \
102 MUX_VAL(CP(GPMC_D14), (IEN | PTU | EN | M0)) \
103 MUX_VAL(CP(GPMC_D15), (IEN | PTU | EN | M0)) \
104 MUX_VAL(CP(GPMC_NCS0), (IDIS | PTU | EN | M0)) \
115 MUX_VAL(CP(GPMC_NADV_ALE), (IDIS | PTD | DIS | M0)) \
116 MUX_VAL(CP(GPMC_NOE), (IDIS | PTD | DIS | M0)) \
117 MUX_VAL(CP(GPMC_NWE), (IDIS | PTD | DIS | M0)) \
118 MUX_VAL(CP(GPMC_NBE0_CLE), (IDIS | PTU | EN | M0)) \
123 MUX_VAL(CP(GPMC_WAIT0), (IEN | PTU | EN | M0)) \
129 MUX_VAL(CP(DSS_PCLK), (IDIS | PTD | DIS | M0)) \
130 MUX_VAL(CP(DSS_HSYNC), (IDIS | PTD | DIS | M0)) \
131 MUX_VAL(CP(DSS_VSYNC), (IDIS | PTD | DIS | M0)) \
132 MUX_VAL(CP(DSS_ACBIAS), (IDIS | PTD | DIS | M0)) \
133 MUX_VAL(CP(DSS_DATA0), (IDIS | PTD | DIS | M0)) \
134 MUX_VAL(CP(DSS_DATA1), (IDIS | PTD | DIS | M0)) \
135 MUX_VAL(CP(DSS_DATA2), (IDIS | PTD | DIS | M0)) \
136 MUX_VAL(CP(DSS_DATA3), (IDIS | PTD | DIS | M0)) \
137 MUX_VAL(CP(DSS_DATA4), (IDIS | PTD | DIS | M0)) \
138 MUX_VAL(CP(DSS_DATA5), (IDIS | PTD | DIS | M0)) \
139 MUX_VAL(CP(DSS_DATA6), (IDIS | PTD | DIS | M0)) \
140 MUX_VAL(CP(DSS_DATA7), (IDIS | PTD | DIS | M0)) \
141 MUX_VAL(CP(DSS_DATA8), (IDIS | PTD | DIS | M0)) \
142 MUX_VAL(CP(DSS_DATA9), (IDIS | PTD | DIS | M0)) \
143 MUX_VAL(CP(DSS_DATA10), (IDIS | PTD | DIS | M0)) \
144 MUX_VAL(CP(DSS_DATA11), (IDIS | PTD | DIS | M0)) \
145 MUX_VAL(CP(DSS_DATA12), (IDIS | PTD | DIS | M0)) \
146 MUX_VAL(CP(DSS_DATA13), (IDIS | PTD | DIS | M0)) \
147 MUX_VAL(CP(DSS_DATA14), (IDIS | PTD | DIS | M0)) \
148 MUX_VAL(CP(DSS_DATA15), (IDIS | PTD | DIS | M0)) \
149 MUX_VAL(CP(DSS_DATA16), (IDIS | PTD | DIS | M0)) \
150 MUX_VAL(CP(DSS_DATA17), (IDIS | PTD | DIS | M0)) \
151 MUX_VAL(CP(DSS_DATA18), (IDIS | PTD | DIS | M0)) \
152 MUX_VAL(CP(DSS_DATA19), (IDIS | PTD | DIS | M0)) \
153 MUX_VAL(CP(DSS_DATA20), (IDIS | PTD | DIS | M0)) \
154 MUX_VAL(CP(DSS_DATA21), (IDIS | PTD | DIS | M0)) \
155 MUX_VAL(CP(DSS_DATA22), (IDIS | PTD | DIS | M0)) \
156 MUX_VAL(CP(DSS_DATA23), (IDIS | PTD | DIS | M0)) \
183 MUX_VAL(CP(MMC1_CLK), (IEN | PTU | EN | M0)) \
184 MUX_VAL(CP(MMC1_CMD), (IEN | PTU | DIS | M0)) \
185 MUX_VAL(CP(MMC1_DAT0), (IEN | PTU | DIS | M0)) \
186 MUX_VAL(CP(MMC1_DAT1), (IEN | PTU | DIS | M0)) \
187 MUX_VAL(CP(MMC1_DAT2), (IEN | PTU | DIS | M0)) \
188 MUX_VAL(CP(MMC1_DAT3), (IEN | PTU | DIS | M0)) \
204 MUX_VAL(CP(MCBSP_CLKS), (IEN | PTU | DIS | M0)) \
205 MUX_VAL(CP(MCBSP1_CLKR), (IEN | PTD | DIS | M0)) \
206 MUX_VAL(CP(MCBSP1_FSR), (IDIS | PTU | EN | M0)) \
207 MUX_VAL(CP(MCBSP1_DX), (IDIS | PTD | DIS | M0)) \
208 MUX_VAL(CP(MCBSP1_DR), (IEN | PTD | DIS | M0)) \
209 MUX_VAL(CP(MCBSP1_FSX), (IEN | PTD | DIS | M0)) \
210 MUX_VAL(CP(MCBSP1_CLKX), (IEN | PTD | DIS | M0)) \
231 MUX_VAL(CP(UART1_TX), (IDIS | PTD | DIS | M0)) \
232 MUX_VAL(CP(UART1_RTS), (IDIS | PTD | DIS | M0)) \
233 MUX_VAL(CP(UART1_CTS), (IEN | PTU | DIS | M0)) \
234 MUX_VAL(CP(UART1_RX), (IEN | PTD | DIS | M0)) \
236 MUX_VAL(CP(UART2_CTS), (IEN | PTU | EN | M0)) \
237 MUX_VAL(CP(UART2_RTS), (IDIS | PTD | DIS | M0)) \
238 MUX_VAL(CP(UART2_TX), (IDIS | PTD | DIS | M0)) \
239 MUX_VAL(CP(UART2_RX), (IEN | PTD | DIS | M0)) \
241 MUX_VAL(CP(UART3_CTS_RCTX), (IEN | PTU | DIS | M0)) \
242 MUX_VAL(CP(UART3_RTS_SD), (IDIS | PTD | DIS | M0)) \
243 MUX_VAL(CP(UART3_RX_IRRX), (IEN | PTD | DIS | M0)) \
244 MUX_VAL(CP(UART3_TX_IRTX), (IDIS | PTD | DIS | M0)) \
246 MUX_VAL(CP(I2C1_SCL), (IEN | PTU | EN | M0)) \
247 MUX_VAL(CP(I2C1_SDA), (IEN | PTU | EN | M0)) \
248 MUX_VAL(CP(I2C2_SCL), (IEN | PTU | EN | M0)) \
249 MUX_VAL(CP(I2C2_SDA), (IEN | PTU | EN | M0)) \
250 MUX_VAL(CP(I2C3_SCL), (IEN | PTU | EN | M0)) \
251 MUX_VAL(CP(I2C3_SDA), (IEN | PTU | EN | M0)) \
252 MUX_VAL(CP(I2C4_SCL), (IEN | PTU | EN | M0)) \
253 MUX_VAL(CP(I2C4_SDA), (IEN | PTU | EN | M0)) \
257 MUX_VAL(CP(MCSPI1_CLK), (IEN | PTD | DIS | M0)) \
258 MUX_VAL(CP(MCSPI1_SIMO), (IEN | PTD | DIS | M0)) \
259 MUX_VAL(CP(MCSPI1_SOMI), (IEN | PTD | DIS | M0)) \
260 MUX_VAL(CP(MCSPI1_CS0), (IEN | PTD | EN | M0)) \
294 MUX_VAL(CP(RMII_MDIO_DATA), (IEN | M0)) \
295 MUX_VAL(CP(RMII_MDIO_CLK), (M0)) \
296 MUX_VAL(CP(RMII_RXD0), (IEN | PTD | M0)) \
297 MUX_VAL(CP(RMII_RXD1), (IEN | PTD | M0)) \
298 MUX_VAL(CP(RMII_CRS_DV), (IEN | PTD | M0)) \
299 MUX_VAL(CP(RMII_RXER), (PTD | M0)) \
300 MUX_VAL(CP(RMII_TXD0), (PTD | M0)) \
301 MUX_VAL(CP(RMII_TXD1), (PTD | M0)) \
302 MUX_VAL(CP(RMII_TXEN), (PTD | M0)) \
303 MUX_VAL(CP(RMII_50MHZ_CLK), (IEN | PTD | EN | M0)) \
305 MUX_VAL(CP(HECC1_TXD), (IEN | PTD | EN | M0)) \
306 MUX_VAL(CP(HECC1_RXD), (IEN | PTD | EN | M0)) \
308 MUX_VAL(CP(HSUSB0_CLK), (IEN | PTD | DIS | M0)) \
309 MUX_VAL(CP(HSUSB0_STP), (IEN | PTU | DIS | M0)) \
310 MUX_VAL(CP(HSUSB0_DIR), (IEN | PTD | DIS | M0)) \
311 MUX_VAL(CP(HSUSB0_NXT), (IEN | PTD | DIS | M0)) \
312 MUX_VAL(CP(HSUSB0_DATA0), (IEN | PTD | DIS | M0)) \
313 MUX_VAL(CP(HSUSB0_DATA1), (IEN | PTD | DIS | M0)) \
314 MUX_VAL(CP(HSUSB0_DATA2), (IEN | PTD | DIS | M0)) \
315 MUX_VAL(CP(HSUSB0_DATA3), (IEN | PTD | DIS | M0)) \
316 MUX_VAL(CP(HSUSB0_DATA4), (IEN | PTD | DIS | M0)) \
317 MUX_VAL(CP(HSUSB0_DATA5), (IEN | PTD | DIS | M0)) \
318 MUX_VAL(CP(HSUSB0_DATA6), (IEN | PTD | DIS | M0)) \
319 MUX_VAL(CP(HSUSB0_DATA7), (IEN | PTD | DIS | M0)) \
320 MUX_VAL(CP(USB0_DRVBUS), (IEN | PTD | EN | M0)) \
325 MUX_VAL(CP(SYS_CLKREQ), (IEN | PTD | DIS | M0)) \
337 MUX_VAL(CP(SYS_OFF_MODE), (IEN | PTD | DIS | M0)) \
369 MUX_VAL(CP(D2D_MCAD34), (IEN | PTD | EN | M0)) \
370 MUX_VAL(CP(D2D_MCAD35), (IEN | PTD | EN | M0)) \
371 MUX_VAL(CP(D2D_MCAD36), (IEN | PTD | EN | M0)) \
372 MUX_VAL(CP(D2D_CLK26MI), (IEN | PTD | DIS | M0)) \
373 MUX_VAL(CP(D2D_NRESPWRON), (IEN | PTD | EN | M0)) \
374 MUX_VAL(CP(D2D_NRESWARM), (IEN | PTU | EN | M0)) \
375 MUX_VAL(CP(D2D_ARM9NIRQ), (IEN | PTD | DIS | M0)) \
376 MUX_VAL(CP(D2D_UMA2P6FIQ), (IEN | PTD | DIS | M0)) \
377 MUX_VAL(CP(D2D_SPINT), (IEN | PTD | EN | M0)) \
378 MUX_VAL(CP(D2D_FRINT), (IEN | PTD | EN | M0)) \
379 MUX_VAL(CP(D2D_DMAREQ0), (IEN | PTD | DIS | M0)) \
380 MUX_VAL(CP(D2D_DMAREQ1), (IEN | PTD | DIS | M0)) \
381 MUX_VAL(CP(D2D_DMAREQ2), (IEN | PTD | DIS | M0)) \
382 MUX_VAL(CP(D2D_DMAREQ3), (IEN | PTD | DIS | M0)) \
383 MUX_VAL(CP(D2D_N3GTRST), (IEN | PTD | DIS | M0)) \
384 MUX_VAL(CP(D2D_N3GTDI), (IEN | PTD | DIS | M0)) \
385 MUX_VAL(CP(D2D_N3GTDO), (IEN | PTD | DIS | M0)) \
386 MUX_VAL(CP(D2D_N3GTMS), (IEN | PTD | DIS | M0)) \
387 MUX_VAL(CP(D2D_N3GTCK), (IEN | PTD | DIS | M0)) \
388 MUX_VAL(CP(D2D_N3GRTCK), (IEN | PTD | DIS | M0)) \
389 MUX_VAL(CP(D2D_MSTDBY), (IEN | PTU | EN | M0)) \
390 MUX_VAL(CP(D2D_SWAKEUP), (IEN | PTD | EN | M0)) \
391 MUX_VAL(CP(D2D_IDLEREQ), (IEN | PTD | DIS | M0)) \
392 MUX_VAL(CP(D2D_IDLEACK), (IEN | PTU | EN | M0)) \
393 MUX_VAL(CP(D2D_MWRITE), (IEN | PTD | DIS | M0)) \
394 MUX_VAL(CP(D2D_SWRITE), (IEN | PTD | DIS | M0)) \
395 MUX_VAL(CP(D2D_MREAD), (IEN | PTD | DIS | M0)) \
396 MUX_VAL(CP(D2D_SREAD), (IEN | PTD | DIS | M0)) \
397 MUX_VAL(CP(D2D_MBUSFLAG), (IEN | PTD | DIS | M0)) \
398 MUX_VAL(CP(D2D_SBUSFLAG), (IEN | PTD | DIS | M0)) \