Lines Matching full:li
66 li s0, CKSEG1ADDR(MT76XX_SYSCTL_BASE)
67 li s1, CKSEG1ADDR(MT76XX_MEMCTRL_BASE)
68 li s2, CKSEG1ADDR(MT76XX_RGCTRL_BASE)
71 li t1, DELAY_USEC(1000000)
89 li t2, ~0x0c
95 li t5, ~((0x0f << 8) | (0x0f << 0))
97 li t5, (10 << 8) | (1 << 0)
102 li t4, ~0x0F
120 li t0, DELAY_USEC(200 + 40)
121 li t1, 0x1
130 li t2, BIT(31)
137 li t2, ~BIT(6)
143 li t2, BIT(6)
149 li t3, BIT(16)
152 li t3, DELAY_USEC(250*50)
159 li t3, BIT(18)
171 li t8, 0xfffff0f0
175 li t8, 0xfffff0f0
179 li t8, 0xfffff8ff
183 li t8, 0xfffff0f0
187 li t8, 0xfffff8ff
191 li t8, 0xfffff0f0
199 li t8, 0x00000303
204 li t8, 0x00000000
212 li t8, 0x00000c0c
214 li t8, 0x00000202
216 li t8, 0x00000707
218 li t8, 0x00000c0c
220 li t8, 0x00000000
225 li t8, 0x00000c0c
227 li t8, 0x00000202
229 li t8, 0x00000404
231 li t8, 0x00000c0c
233 li t8, 0x00000000 /* ODT off */
257 li t1, DDR_CFG1_REG
270 li t1, DDR_CFG2_REG
281 li t1, DDR_CFG3_REG
286 li t0, DDR_CFG4_REG
288 li t2, ~(0x01f | 0x0f0)
297 li t6, DDR_CFG1_SIZE_VAL
306 li t5, DDR_CFG1_REG