Lines Matching +full:4 +full:- +full:6

1 // SPDX-License-Identifier: GPL-2.0+
21 { pinmux(4), 1, 1 }, /* SPI0_SCS[0] */
26 { pinmux(5), 1, 4 }, /* SPI1_SOMI */
36 { pinmux(3), 2, 4 }, /* UART0_RXD */
41 { pinmux(3), 2, 6 },
46 { pinmux(4), 2, 6 }, /* UART1_RXD */
47 { pinmux(4), 2, 7 }, /* UART1_TXD */
51 { pinmux(4), 2, 4 }, /* UART2_RXD */
52 { pinmux(4), 2, 5 }, /* UART2_TXD */
56 { pinmux(0), 4, 6 }, /* UART2_RTS */
57 { pinmux(0), 4, 7 }, /* UART2_CTS */
64 { pinmux(14), 8, 4 }, /* RMII_TXEN */
66 { pinmux(14), 8, 6 }, /* RMII_RXD[0] */
76 { pinmux(2), 8, 4 }, /* MII_TXD[3] */
78 { pinmux(2), 8, 6 }, /* MII_TXD[1] */
84 { pinmux(3), 8, 4 }, /* MII_RXD[3] */
86 { pinmux(3), 8, 6 }, /* MII_RXD[1] */
91 { pinmux(4), 8, 0 }, /* MDIO_CLK */
92 { pinmux(4), 8, 1 }, /* MDIO_D */
97 { pinmux(4), 2, 2 }, /* I2C0_SCL */
98 { pinmux(4), 2, 3 }, /* I2C0_SDA */
102 { pinmux(4), 4, 4 }, /* I2C1_SCL */
103 { pinmux(4), 4, 5 }, /* I2C1_SDA */
116 { pinmux(7), 1, 2 }, /* EMA_CS[4] */
120 { pinmux(7), 1, 4 }, /* EMA_WE */
123 { pinmux(9), 1, 1 }, /* EMA_D[6] */
125 { pinmux(9), 1, 3 }, /* EMA_D[4] */
126 { pinmux(9), 1, 4 }, /* EMA_D[3] */
128 { pinmux(9), 1, 6 }, /* EMA_D[1] */
131 { pinmux(12), 1, 6 }, /* EMA_A[1] */
136 { pinmux(5), 1, 6 }, /* EMA_BA[1] */
137 { pinmux(6), 1, 6 }, /* EMA_WAIT[1] */
138 { pinmux(7), 1, 4 }, /* EMA_WE */
144 { pinmux(8), 1, 4 }, /* EMA_D[11] */
146 { pinmux(8), 1, 6 }, /* EMA_D[9] */
149 { pinmux(9), 1, 1 }, /* EMA_D[6] */
151 { pinmux(9), 1, 3 }, /* EMA_D[4] */
152 { pinmux(9), 1, 4 }, /* EMA_D[3] */
154 { pinmux(9), 1, 6 }, /* EMA_D[1] */
159 { pinmux(10), 1, 4 }, /* EMA_A[19] */
161 { pinmux(10), 1, 6 }, /* EMA_A[17] */
167 { pinmux(11), 1, 4 }, /* EMA_A[11] */
169 { pinmux(11), 1, 6 }, /* EMA_A[9] */
172 { pinmux(12), 1, 1 }, /* EMA_A[6] */
174 { pinmux(12), 1, 3 }, /* EMA_A[4] */
175 { pinmux(12), 1, 4 }, /* EMA_A[3] */
177 { pinmux(12), 1, 6 }, /* EMA_A[1] */
187 { pinmux(10), 2, 4 }, /* MMCSD0_DAT_2 */
189 /* DA850 supports only 4-bit mode, remaining pins are not configured */