Lines Matching +full:- +full:19 +full:v

1 /* SPDX-License-Identifier: GPL-2.0+ */
3 * Copyright 2013-2014 Freescale Semiconductor, Inc.
118 #define CCM_CCR_OSCNT(v) ((v) & 0xff) argument
120 #define CCM_CCSR_PLL2_PFD_CLK_SEL_OFFSET 19
121 #define CCM_CCSR_PLL2_PFD_CLK_SEL_MASK (0x7 << 19)
122 #define CCM_CCSR_PLL2_PFD_CLK_SEL(v) (((v) & 0x7) << 19) argument
126 #define CCM_CCSR_PLL1_PFD_CLK_SEL(v) (((v) & 0x7) << 16) argument
137 #define CCM_CCSR_DDRC_CLK_SEL(v) ((v) << 6) argument
138 #define CCM_CCSR_FAST_CLK_SEL(v) ((v) << 5) argument
142 #define CCM_CCSR_SYS_CLK_SEL(v) ((v) & 0x7) argument
146 #define CCM_CACRR_IPG_CLK_DIV(v) (((v) & 0x3) << 11) argument
149 #define CCM_CACRR_BUS_CLK_DIV(v) (((v) & 0x7) << 3) argument
152 #define CCM_CACRR_ARM_CLK_DIV(v) ((v) & 0x7) argument
159 #define CCM_CSCMR1_QSPI0_CLK_SEL(v) (((v) & 0x3) << 22) argument
162 #define CCM_CSCMR1_ESDHC1_CLK_SEL(v) (((v) & 0x3) << 18) argument
165 #define CCM_CSCMR1_NFC_CLK_SEL(v) (((v) & 0x3) << 12) argument
174 #define CCM_CSCDR2_NFC_FRAC_DIV(v) (((v) & 0xf) << 4) argument
179 #define CCM_CSCDR2_ESDHC1_CLK_DIV(v) (((v) & 0xf) << 20) argument
183 #define CCM_CSCDR3_DCU1_DIV(v) (((v) & 0x7) << 20) argument
184 #define CCM_CSCDR3_DCU0_EN (1 << 19)
186 #define CCM_CSCDR3_DCU0_DIV(v) (((v) & 0x7) << 16) argument
190 #define CCM_CSCDR3_NFC_PRE_DIV(v) (((v) & 0x7) << 13) argument
192 #define CCM_CSCDR3_QSPI0_DIV(v) ((v) << 3) argument
193 #define CCM_CSCDR3_QSPI0_X2_DIV(v) ((v) << 2) argument
194 #define CCM_CSCDR3_QSPI0_X4_DIV(v) ((v) & 0x3) argument
198 #define CCM_CSCMR2_RMII_CLK_SEL(v) (((v) & 0x3) << 4) argument