Lines Matching defs:sunxi_hdmi_reg
159 struct sunxi_hdmi_reg { struct
160 u32 version_id; /* 0x000 */
161 u32 ctrl; /* 0x004 */
162 u32 irq; /* 0x008 */
163 u32 hpd; /* 0x00c */
164 u32 video_ctrl; /* 0x010 */
165 u32 video_size; /* 0x014 */
166 u32 video_bp; /* 0x018 */
167 u32 video_fp; /* 0x01c */
168 u32 video_spw; /* 0x020 */
169 u32 video_polarity; /* 0x024 */
170 u8 res0[0x58]; /* 0x028 */
171 u8 avi_info_frame[0x14]; /* 0x080 */
172 u8 res1[0x4c]; /* 0x094 */
173 u32 qcp_packet0; /* 0x0e0 */
174 u32 qcp_packet1; /* 0x0e4 */
175 u8 res2[0x118]; /* 0x0e8 */
176 u32 pad_ctrl0; /* 0x200 */
177 u32 pad_ctrl1; /* 0x204 */
178 u32 pll_ctrl; /* 0x208 */
179 u32 pll_dbg0; /* 0x20c */
180 u32 pll_dbg1; /* 0x210 */
181 u32 hpd_cec; /* 0x214 */
182 u8 res3[0x28]; /* 0x218 */
183 u8 vendor_info_frame[0x14]; /* 0x240 */
184 u8 res4[0x9c]; /* 0x254 */
185 u32 pkt_ctrl0; /* 0x2f0 */
186 u32 pkt_ctrl1; /* 0x2f4 */
187 u8 res5[0x8]; /* 0x2f8 */
188 u32 unknown; /* 0x300 */
189 u8 res6[0xc]; /* 0x304 */
190 u32 audio_sample_count; /* 0x310 */
191 u8 res7[0xec]; /* 0x314 */
192 u32 audio_tx_fifo; /* 0x400 */
193 u8 res8[0xfc]; /* 0x404 */
195 u32 ddc_ctrl; /* 0x500 */
196 u32 ddc_addr; /* 0x504 */
197 u32 ddc_int_mask; /* 0x508 */
198 u32 ddc_int_status; /* 0x50c */
199 u32 ddc_fifo_ctrl; /* 0x510 */
200 u32 ddc_fifo_status; /* 0x514 */
201 u32 ddc_fifo_data; /* 0x518 */
202 u32 ddc_byte_count; /* 0x51c */
203 u32 ddc_cmnd; /* 0x520 */
204 u32 ddc_exreg; /* 0x524 */
205 u32 ddc_clock; /* 0x528 */
206 u8 res9[0x14]; /* 0x52c */
207 u32 ddc_line_ctrl; /* 0x540 */
209 u32 ddc_ctrl; /* 0x500 */
210 u32 ddc_exreg; /* 0x504 */
211 u32 ddc_cmnd; /* 0x508 */
212 u32 ddc_addr; /* 0x50c */
213 u32 ddc_int_mask; /* 0x510 */
214 u32 ddc_int_status; /* 0x514 */
215 u32 ddc_fifo_ctrl; /* 0x518 */
216 u32 ddc_fifo_status; /* 0x51c */
217 u32 ddc_clock; /* 0x520 */
218 u32 ddc_timeout; /* 0x524 */
219 u8 res9[0x18]; /* 0x528 */
220 u32 ddc_dbg; /* 0x540 */
221 u8 res10[0x3c]; /* 0x544 */
222 u32 ddc_fifo_data; /* 0x580 */