Lines Matching full:u32
10 u32 reserved[0x800];
11 u32 usb3_perf_con0;
12 u32 usb3_perf_con1;
13 u32 usb3_perf_con2;
14 u32 usb3_perf_rd_max_latency_num;
15 u32 usb3_perf_rd_latency_samp_num;
16 u32 usb3_perf_rd_latency_acc_num;
17 u32 usb3_perf_rd_axi_total_byte;
18 u32 usb3_perf_wr_axi_total_byte;
19 u32 usb3_perf_working_cnt;
20 u32 reserved1[0x103];
21 u32 usb3otg0_con0;
22 u32 usb3otg0_con1;
23 u32 reserved2[2];
24 u32 usb3otg1_con0;
25 u32 usb3otg1_con1;
26 u32 reserved3[2];
27 u32 usb3otg0_status_lat0;
28 u32 usb3otg0_status_lat1;
29 u32 usb3otg0_status_cb;
30 u32 reserved4;
31 u32 usb3otg1_status_lat0;
32 u32 usb3otg1_status_lat1;
33 u32 usb3ogt1_status_cb;
34 u32 reserved5[0x6e5];
35 u32 pcie_perf_con0;
36 u32 pcie_perf_con1;
37 u32 pcie_perf_con2;
38 u32 pcie_perf_rd_max_latency_num;
39 u32 pcie_perf_rd_latency_samp_num;
40 u32 pcie_perf_rd_laterncy_acc_num;
41 u32 pcie_perf_rd_axi_total_byte;
42 u32 pcie_perf_wr_axi_total_byte;
43 u32 pcie_perf_working_cnt;
44 u32 reserved6[0x37];
45 u32 usb20_host0_con0;
46 u32 usb20_host0_con1;
47 u32 reserved7[2];
48 u32 usb20_host1_con0;
49 u32 usb20_host1_con1;
50 u32 reserved8[2];
51 u32 hsic_con0;
52 u32 hsic_con1;
53 u32 reserved9[6];
54 u32 grf_usbhost0_status;
55 u32 grf_usbhost1_Status;
56 u32 grf_hsic_status;
57 u32 reserved10[0xc9];
58 u32 hsicphy_con0;
59 u32 reserved11[3];
60 u32 usbphy0_ctrl[26];
61 u32 reserved12[6];
62 u32 usbphy1[26];
63 u32 reserved13[0x72f];
64 u32 soc_con9;
65 u32 reserved14[0x0a];
66 u32 soc_con20;
67 u32 soc_con21;
68 u32 soc_con22;
69 u32 soc_con23;
70 u32 soc_con24;
71 u32 soc_con25;
72 u32 soc_con26;
73 u32 reserved15[0xf65];
74 u32 cpu_con[4];
75 u32 reserved16[0x1c];
76 u32 cpu_status[6];
77 u32 reserved17[0x1a];
78 u32 a53_perf_con[4];
79 u32 a53_perf_rd_mon_st;
80 u32 a53_perf_rd_mon_end;
81 u32 a53_perf_wr_mon_st;
82 u32 a53_perf_wr_mon_end;
83 u32 a53_perf_rd_max_latency_num;
84 u32 a53_perf_rd_latency_samp_num;
85 u32 a53_perf_rd_laterncy_acc_num;
86 u32 a53_perf_rd_axi_total_byte;
87 u32 a53_perf_wr_axi_total_byte;
88 u32 a53_perf_working_cnt;
89 u32 a53_perf_int_status;
90 u32 reserved18[0x31];
91 u32 a72_perf_con[4];
92 u32 a72_perf_rd_mon_st;
93 u32 a72_perf_rd_mon_end;
94 u32 a72_perf_wr_mon_st;
95 u32 a72_perf_wr_mon_end;
96 u32 a72_perf_rd_max_latency_num;
97 u32 a72_perf_rd_latency_samp_num;
98 u32 a72_perf_rd_laterncy_acc_num;
99 u32 a72_perf_rd_axi_total_byte;
100 u32 a72_perf_wr_axi_total_byte;
101 u32 a72_perf_working_cnt;
102 u32 a72_perf_int_status;
103 u32 reserved19[0x7f6];
104 u32 soc_con5;
105 u32 soc_con6;
106 u32 reserved20[0x779];
107 u32 gpio2a_iomux;
109 u32 iomux_spi2;
110 u32 gpio2b_iomux;
113 u32 gpio2c_iomux;
114 u32 iomux_spi5;
116 u32 gpio2d_iomux;
118 u32 gpio3a_iomux;
119 u32 iomux_spi0;
121 u32 gpio3b_iomux;
122 u32 gpio3c_iomux;
124 u32 iomux_i2s0;
125 u32 gpio3d_iomux;
128 u32 iomux_i2sclk;
129 u32 gpio4a_iomux;
132 u32 iomux_sdmmc;
133 u32 iomux_uart2a;
134 u32 gpio4b_iomux;
137 u32 iomux_pwm_0;
138 u32 iomux_pwm_1;
139 u32 iomux_uart2b;
140 u32 iomux_uart2c;
141 u32 iomux_edp_hotplug;
142 u32 gpio4c_iomux;
144 u32 gpio4d_iomux;
145 u32 reserved21[4];
146 u32 gpio2_p[4];
147 u32 gpio3_p[4];
148 u32 gpio4_p[4];
149 u32 reserved22[4];
150 u32 gpio2_sr[3][4];
151 u32 reserved23[4];
152 u32 gpio2_smt[3][4];
153 u32 reserved24[(0xe100 - 0xe0ec)/4 - 1];
154 u32 gpio2_e[4];
155 u32 gpio3_e[7];
156 u32 gpio4_e[5];
157 u32 reserved24a[(0xe200 - 0xe13c)/4 - 1];
158 u32 soc_con0;
159 u32 soc_con1;
160 u32 soc_con2;
161 u32 soc_con3;
162 u32 soc_con4;
163 u32 soc_con5_pcie;
164 u32 reserved25;
165 u32 soc_con7;
166 u32 soc_con8;
167 u32 soc_con9_pcie;
168 u32 reserved26[0x1e];
169 u32 soc_status[6];
170 u32 reserved27[0x32];
171 u32 ddrc0_con0;
172 u32 ddrc0_con1;
173 u32 ddrc1_con0;
174 u32 ddrc1_con1;
175 u32 reserved28[0xac];
176 u32 io_vsel;
177 u32 saradc_testbit;
178 u32 tsadc_testbit_l;
179 u32 tsadc_testbit_h;
180 u32 reserved29[0x6c];
181 u32 chip_id_addr;
182 u32 reserved30[0x1f];
183 u32 fast_boot_addr;
184 u32 reserved31[0x1df];
185 u32 emmccore_con[12];
186 u32 reserved32[4];
187 u32 emmccore_status[4];
188 u32 reserved33[0x1cc];
189 u32 emmcphy_con[7];
190 u32 reserved34;
191 u32 emmcphy_status;
197 u32 iomux_pwm_3a;
198 u32 gpio0a_iomux;
200 u32 gpio0b_iomux;
201 u32 reserved0[2];
203 u32 spi1_rxd;
204 u32 tsadc_int;
205 u32 gpio1a_iomux;
208 u32 spi1_csclktx;
209 u32 iomux_pwm_3b;
210 u32 iomux_i2c0_sda;
211 u32 gpio1b_iomux;
214 u32 iomux_pwm_2;
215 u32 iomux_i2c0_scl;
216 u32 gpio1c_iomux;
218 u32 gpio1d_iomux;
219 u32 reserved1[8];
220 u32 gpio0_p[2];
221 u32 reserved2[2];
222 u32 gpio1_p[4];
223 u32 reserved3[8];
224 u32 gpio0a_e;
225 u32 reserved4;
226 u32 gpio0b_e;
227 u32 reserved5[5];
228 u32 gpio1a_e;
229 u32 reserved6;
230 u32 gpio1b_e;
231 u32 reserved7;
232 u32 gpio1c_e;
233 u32 reserved8;
234 u32 gpio1d_e;
235 u32 reserved9[0x11];
236 u32 gpio0l_sr;
237 u32 reserved10;
238 u32 gpio1l_sr;
239 u32 gpio1h_sr;
240 u32 reserved11[4];
241 u32 gpio0a_smt;
242 u32 gpio0b_smt;
243 u32 reserved12[2];
244 u32 gpio1a_smt;
245 u32 gpio1b_smt;
246 u32 gpio1c_smt;
247 u32 gpio1d_smt;
248 u32 reserved13[8];
249 u32 gpio0l_he;
250 u32 reserved14;
251 u32 gpio1l_he;
252 u32 gpio1h_he;
253 u32 reserved15[4];
254 u32 soc_con0;
255 u32 reserved16[9];
256 u32 soc_con10;
257 u32 soc_con11;
258 u32 reserved17[0x24];
259 u32 pmupvtm_con0;
260 u32 pmupvtm_con1;
261 u32 pmupvtm_status0;
262 u32 pmupvtm_status1;
263 u32 grf_osc_e;
264 u32 reserved18[0x2b];
265 u32 os_reg0;
266 u32 os_reg1;
267 u32 os_reg2;
268 u32 os_reg3;
273 u32 ddr_rgn_con[35];
274 u32 reserved[0x1fe5];
275 u32 soc_con8;
276 u32 soc_con9;
277 u32 soc_con10;
278 u32 soc_con11;
279 u32 soc_con12;
280 u32 soc_con13;
281 u32 soc_con14;
282 u32 soc_con15;
283 u32 reserved1[3];
284 u32 soc_con19;
285 u32 soc_con20;
286 u32 soc_con21;
287 u32 soc_con22;
288 u32 reserved2[0x29];
289 u32 perilp_con[9];
290 u32 reserved4[7];
291 u32 perilp_status;
292 u32 reserved5[0xfaf];
293 u32 soc_con0;
294 u32 soc_con1;
295 u32 reserved6[0x3e];
296 u32 pmu_con[9];
297 u32 reserved7[0x17];
298 u32 fast_boot_addr;
299 u32 reserved8[0x1f];
300 u32 efuse_prg_mask;
301 u32 efuse_read_mask;
302 u32 reserved9[0x0e];
303 u32 pmu_slv_con0;
304 u32 pmu_slv_con1;
305 u32 reserved10[0x771];
306 u32 soc_con3;
307 u32 soc_con4;
308 u32 soc_con5;
309 u32 soc_con6;
310 u32 soc_con7;
311 u32 reserved11[8];
312 u32 soc_con16;
313 u32 soc_con17;
314 u32 soc_con18;
315 u32 reserved12[0xdd];
316 u32 slv_secure_con0;
317 u32 slv_secure_con1;
318 u32 reserved13;
319 u32 slv_secure_con2;
320 u32 slv_secure_con3;
321 u32 slv_secure_con4;