Lines Matching +full:8 +full:v

76 #define MXC_CCM_CCR_FPM_EN			(0x1 << 8)
80 #define MXC_CCM_CCR_OSCNT(v) ((v) & 0xFF) argument
92 #define MXC_CCM_CCSR_STEP_SEL(v) (((v) & 0x3) << 7) argument
96 #define MXC_CCM_CCSR_PLL2_DIV_PODF(v) (((v) & 0x3) << 5) argument
100 #define MXC_CCM_CCSR_PLL3_DIV_PODF(v) (((v) & 0x3) << 3) argument
109 #define MXC_CCM_CACRR_ARM_PODF(v) ((v) & 0x7) argument
116 #define MXC_CCM_CBCDR_DDR_PODF(v) (((v) & 0x7) << 27) argument
122 #define MXC_CCM_CBCDR_EMI_PODF(v) (((v) & 0x7) << 22) argument
126 #define MXC_CCM_CBCDR_AXI_B_PODF(v) (((v) & 0x7) << 19) argument
130 #define MXC_CCM_CBCDR_AXI_A_PODF(v) (((v) & 0x7) << 16) argument
134 #define MXC_CCM_CBCDR_NFC_PODF(v) (((v) & 0x7) << 13) argument
138 #define MXC_CCM_CBCDR_AHB_PODF(v) (((v) & 0x7) << 10) argument
140 #define MXC_CCM_CBCDR_IPG_PODF_OFFSET 8
141 #define MXC_CCM_CBCDR_IPG_PODF_MASK (0x3 << 8)
142 #define MXC_CCM_CBCDR_IPG_PODF(v) (((v) & 0x3) << 8) argument
143 #define MXC_CCM_CBCDR_IPG_PODF_RD(r) (((r) >> 8) & 0x3)
146 #define MXC_CCM_CBCDR_PERCLK_PRED1(v) (((v) & 0x3) << 6) argument
150 #define MXC_CCM_CBCDR_PERCLK_PRED2(v) (((v) & 0x7) << 3) argument
154 #define MXC_CCM_CBCDR_PERCLK_PODF(v) ((v) & 0x7) argument
160 #define MXC_CCM_CSCMR1_SSI_EXT2_CLK_SEL(v) (((v) & 0x3) << 30) argument
164 #define MXC_CCM_CSCMR1_SSI_EXT1_CLK_SEL(v) (((v) & 0x3) << 28) argument
169 #define MXC_CCM_CSCMR1_UART_CLK_SEL(v) (((v) & 0x3) << 24) argument
173 #define MXC_CCM_CSCMR1_USBOH3_CLK_SEL(v) (((v) & 0x3) << 22) argument
177 #define MXC_CCM_CSCMR1_ESDHC1_MSHC1_CLK_SEL(v) (((v) & 0x3) << 20) argument
183 #define MXC_CCM_CSCMR1_ESDHC2_MSHC2_CLK_SEL(v) (((v) & 0x3) << 16) argument
187 #define MXC_CCM_CSCMR1_SSI1_CLK_SEL(v) (((v) & 0x3) << 14) argument
191 #define MXC_CCM_CSCMR1_SSI2_CLK_SEL(v) (((v) & 0x3) << 12) argument
195 #define MXC_CCM_CSCMR1_SSI_APM_CLK_SEL_OFFSET 8
196 #define MXC_CCM_CSCMR1_SSI_APM_CLK_SEL_MASK (0x3 << 8)
197 #define MXC_CCM_CSCMR1_SSI_APM_CLK_SEL(v) (((v) & 0x3) << 8) argument
198 #define MXC_CCM_CSCMR1_SSI_APM_CLK_SEL_RD(r) (((r) >> 8) & 0x3)
203 #define MXC_CCM_CSCMR1_CSPI_CLK_SEL(v) (((v) & 0x3) << 4) argument
207 #define MXC_CCM_CSCMR1_SPDIF_CLK_SEL(v) (((v) & 0x3) << 2) argument
215 #define MXC_CCM_CSCMR2_DI0_CLK_SEL(v) (((v) & 0x7) << 26) argument
223 #define MXC_CCM_CSCDR2_CSPI_CLK_PRED(v) (((v) & 0x7) << 25) argument
227 #define MXC_CCM_CSCDR2_CSPI_CLK_PODF(v) (((v) & 0x3F) << 19) argument
231 #define MXC_CCM_CSCDR2_SIM_CLK_PRED(v) (((v) & 0x7) << 16) argument
235 #define MXC_CCM_CSCDR2_SIM_CLK_PODF(v) (((v) & 0x3F) << 9) argument
239 #define MXC_CCM_CSCDR2_SLIMBUS_CLK_PRED(v) (((v) & 0x7) << 6) argument
243 #define MXC_CCM_CSCDR2_SLIMBUS_CLK_PODF(v) ((v) & 0x3F) argument
249 #define MXC_CCM_CBCMR_VPU_AXI_CLK_SEL(v) (((v) & 0x3) << 14) argument
253 #define MXC_CCM_CBCMR_PERIPH_CLK_SEL(v) (((v) & 0x3) << 12) argument
257 #define MXC_CCM_CBCMR_DDR_CLK_SEL(v) (((v) & 0x3) << 10) argument
259 #define MXC_CCM_CBCMR_ARM_AXI_CLK_SEL_OFFSET 8
260 #define MXC_CCM_CBCMR_ARM_AXI_CLK_SEL_MASK (0x3 << 8)
261 #define MXC_CCM_CBCMR_ARM_AXI_CLK_SEL(v) (((v) & 0x3) << 8) argument
262 #define MXC_CCM_CBCMR_ARM_AXI_CLK_SEL_RD(r) (((r) >> 8) & 0x3)
265 #define MXC_CCM_CBCMR_IPU_HSP_CLK_SEL(v) (((v) & 0x3) << 6) argument
269 #define MXC_CCM_CBCMR_GPU_CLK_SEL(v) (((v) & 0x3) << 4) argument
277 #define MXC_CCM_CSCDR1_ESDHC2_MSHC2_CLK_PRED(v) (((v) & 0x7) << 22) argument
281 #define MXC_CCM_CSCDR1_ESDHC2_MSHC2_CLK_PODF(v) (((v) & 0x7) << 19) argument
285 #define MXC_CCM_CSCDR1_ESDHC1_MSHC1_CLK_PRED(v) (((v) & 0x7) << 16) argument
289 #define MXC_CCM_CSCDR1_PGC_CLK_PODF(v) (((v) & 0x3) << 14) argument
293 #define MXC_CCM_CSCDR1_ESDHC1_MSHC1_CLK_PODF(v) (((v) & 0x7) << 11) argument
295 #define MXC_CCM_CSCDR1_USBOH3_CLK_PRED_OFFSET 8
296 #define MXC_CCM_CSCDR1_USBOH3_CLK_PRED_MASK (0x7 << 8)
297 #define MXC_CCM_CSCDR1_USBOH3_CLK_PRED(v) (((v) & 0x7) << 8) argument
298 #define MXC_CCM_CSCDR1_USBOH3_CLK_PRED_RD(r) (((r) >> 8) & 0x7)
301 #define MXC_CCM_CSCDR1_USBOH3_CLK_PODF(v) (((v) & 0x3) << 6) argument
305 #define MXC_CCM_CSCDR1_UART_CLK_PRED(v) (((v) & 0x7) << 3) argument
309 #define MXC_CCM_CSCDR1_UART_CLK_PODF(v) ((v) & 0x7) argument
325 #define MXC_CCM_CCGR0_ARM_BUS(v) (((v) & 0x3) << 0) argument
327 #define MXC_CCM_CCGR0_ARM_AXI(v) (((v) & 0x3) << 2) argument
329 #define MXC_CCM_CCGR0_ARM_DEBUG(v) (((v) & 0x3) << 4) argument
331 #define MXC_CCM_CCGR0_TZIC(v) (((v) & 0x3) << 6) argument
332 #define MXC_CCM_CCGR0_DAP_OFFSET 8
333 #define MXC_CCM_CCGR0_DAP(v) (((v) & 0x3) << 8) argument
335 #define MXC_CCM_CCGR0_TPIU(v) (((v) & 0x3) << 10) argument
337 #define MXC_CCM_CCGR0_CTI2(v) (((v) & 0x3) << 12) argument
339 #define MXC_CCM_CCGR0_CTI3(v) (((v) & 0x3) << 14) argument
341 #define MXC_CCM_CCGR0_AHBMUX1(v) (((v) & 0x3) << 16) argument
343 #define MXC_CCM_CCGR0_AHBMUX2(v) (((v) & 0x3) << 18) argument
345 #define MXC_CCM_CCGR0_ROMCP(v) (((v) & 0x3) << 20) argument
347 #define MXC_CCM_CCGR0_ROM(v) (((v) & 0x3) << 22) argument
349 #define MXC_CCM_CCGR0_AIPS_TZ1(v) (((v) & 0x3) << 24) argument
351 #define MXC_CCM_CCGR0_AIPS_TZ2(v) (((v) & 0x3) << 26) argument
353 #define MXC_CCM_CCGR0_AHB_MAX(v) (((v) & 0x3) << 28) argument
355 #define MXC_CCM_CCGR0_IIM(v) (((v) & 0x3) << 30) argument
358 #define MXC_CCM_CCGR1_TMAX1(v) (((v) & 0x3) << 0) argument
360 #define MXC_CCM_CCGR1_TMAX2(v) (((v) & 0x3) << 2) argument
362 #define MXC_CCM_CCGR1_TMAX3(v) (((v) & 0x3) << 4) argument
364 #define MXC_CCM_CCGR1_UART1_IPG(v) (((v) & 0x3) << 6) argument
365 #define MXC_CCM_CCGR1_UART1_PER_OFFSET 8
366 #define MXC_CCM_CCGR1_UART1_PER(v) (((v) & 0x3) << 8) argument
368 #define MXC_CCM_CCGR1_UART2_IPG(v) (((v) & 0x3) << 10) argument
370 #define MXC_CCM_CCGR1_UART2_PER(v) (((v) & 0x3) << 12) argument
372 #define MXC_CCM_CCGR1_UART3_IPG(v) (((v) & 0x3) << 14) argument
374 #define MXC_CCM_CCGR1_UART3_PER(v) (((v) & 0x3) << 16) argument
376 #define MXC_CCM_CCGR1_I2C1(v) (((v) & 0x3) << 18) argument
378 #define MXC_CCM_CCGR1_I2C2(v) (((v) & 0x3) << 20) argument
381 #define MXC_CCM_CCGR1_HSI2C_IPG(v) (((v) & 0x3) << 22) argument
383 #define MXC_CCM_CCGR1_HSI2C_SERIAL(v) (((v) & 0x3) << 24) argument
386 #define MXC_CCM_CCGR1_I2C3(v) (((v) & 0x3) << 22) argument
389 #define MXC_CCM_CCGR1_FIRI_IPG(v) (((v) & 0x3) << 26) argument
391 #define MXC_CCM_CCGR1_FIRI_SERIAL(v) (((v) & 0x3) << 28) argument
393 #define MXC_CCM_CCGR1_SCC(v) (((v) & 0x3) << 30) argument
397 #define MXC_CCM_CCGR2_USB_PHY(v) (((v) & 0x3) << 0) argument
400 #define MXC_CCM_CCGR2_EPIT1_IPG(v) (((v) & 0x3) << 2) argument
402 #define MXC_CCM_CCGR2_EPIT1_HF(v) (((v) & 0x3) << 4) argument
404 #define MXC_CCM_CCGR2_EPIT2_IPG(v) (((v) & 0x3) << 6) argument
405 #define MXC_CCM_CCGR2_EPIT2_HF_OFFSET 8
406 #define MXC_CCM_CCGR2_EPIT2_HF(v) (((v) & 0x3) << 8) argument
408 #define MXC_CCM_CCGR2_PWM1_IPG(v) (((v) & 0x3) << 10) argument
410 #define MXC_CCM_CCGR2_PWM1_HF(v) (((v) & 0x3) << 12) argument
412 #define MXC_CCM_CCGR2_PWM2_IPG(v) (((v) & 0x3) << 14) argument
414 #define MXC_CCM_CCGR2_PWM2_HF(v) (((v) & 0x3) << 16) argument
416 #define MXC_CCM_CCGR2_GPT_IPG(v) (((v) & 0x3) << 18) argument
418 #define MXC_CCM_CCGR2_GPT_HF(v) (((v) & 0x3) << 20) argument
420 #define MXC_CCM_CCGR2_OWIRE(v) (((v) & 0x3) << 22) argument
422 #define MXC_CCM_CCGR2_FEC(v) (((v) & 0x3) << 24) argument
424 #define MXC_CCM_CCGR2_USBOH3_IPG_AHB(v) (((v) & 0x3) << 26) argument
426 #define MXC_CCM_CCGR2_USBOH3_60M(v) (((v) & 0x3) << 28) argument
428 #define MXC_CCM_CCGR2_TVE(v) (((v) & 0x3) << 30) argument
431 #define MXC_CCM_CCGR3_ESDHC1_IPG(v) (((v) & 0x3) << 0) argument
433 #define MXC_CCM_CCGR3_ESDHC1_PER(v) (((v) & 0x3) << 2) argument
435 #define MXC_CCM_CCGR3_ESDHC2_IPG(v) (((v) & 0x3) << 4) argument
437 #define MXC_CCM_CCGR3_ESDHC2_PER(v) (((v) & 0x3) << 6) argument
438 #define MXC_CCM_CCGR3_ESDHC3_IPG_OFFSET 8
439 #define MXC_CCM_CCGR3_ESDHC3_IPG(v) (((v) & 0x3) << 8) argument
441 #define MXC_CCM_CCGR3_ESDHC3_PER(v) (((v) & 0x3) << 10) argument
443 #define MXC_CCM_CCGR3_ESDHC4_IPG(v) (((v) & 0x3) << 12) argument
445 #define MXC_CCM_CCGR3_ESDHC4_PER(v) (((v) & 0x3) << 14) argument
447 #define MXC_CCM_CCGR3_SSI1_IPG(v) (((v) & 0x3) << 16) argument
449 #define MXC_CCM_CCGR3_SSI1_SSI(v) (((v) & 0x3) << 18) argument
451 #define MXC_CCM_CCGR3_SSI2_IPG(v) (((v) & 0x3) << 20) argument
453 #define MXC_CCM_CCGR3_SSI2_SSI(v) (((v) & 0x3) << 22) argument
455 #define MXC_CCM_CCGR3_SSI3_IPG(v) (((v) & 0x3) << 24) argument
457 #define MXC_CCM_CCGR3_SSI3_SSI(v) (((v) & 0x3) << 26) argument
459 #define MXC_CCM_CCGR3_SSI_EXT1(v) (((v) & 0x3) << 28) argument
461 #define MXC_CCM_CCGR3_SSI_EXT2(v) (((v) & 0x3) << 30) argument
464 #define MXC_CCM_CCGR4_PATA(v) (((v) & 0x3) << 0) argument
467 #define MXC_CCM_CCGR4_SIM_IPG(v) (((v) & 0x3) << 2) argument
469 #define MXC_CCM_CCGR4_SIM_SERIAL(v) (((v) & 0x3) << 4) argument
472 #define MXC_CCM_CCGR4_SATA(v) (((v) & 0x3) << 2) argument
474 #define MXC_CCM_CCGR4_CAN2_IPG(v) (((v) & 0x3) << 6) argument
475 #define MXC_CCM_CCGR4_CAN2_SERIAL_OFFSET 8
476 #define MXC_CCM_CCGR4_CAN2_SERIAL(v) (((v) & 0x3) << 8) argument
478 #define MXC_CCM_CCGR4_USB_PHY1(v) (((v) & 0x3) << 10) argument
480 #define MXC_CCM_CCGR4_USB_PHY2(v) (((v) & 0x3) << 12) argument
483 #define MXC_CCM_CCGR4_SAHARA(v) (((v) & 0x3) << 14) argument
485 #define MXC_CCM_CCGR4_RTIC(v) (((v) & 0x3) << 16) argument
487 #define MXC_CCM_CCGR4_ECSPI1_IPG(v) (((v) & 0x3) << 18) argument
489 #define MXC_CCM_CCGR4_ECSPI1_PER(v) (((v) & 0x3) << 20) argument
491 #define MXC_CCM_CCGR4_ECSPI2_IPG(v) (((v) & 0x3) << 22) argument
493 #define MXC_CCM_CCGR4_ECSPI2_PER(v) (((v) & 0x3) << 24) argument
495 #define MXC_CCM_CCGR4_CSPI_IPG(v) (((v) & 0x3) << 26) argument
497 #define MXC_CCM_CCGR4_SRTC(v) (((v) & 0x3) << 28) argument
499 #define MXC_CCM_CCGR4_SDMA(v) (((v) & 0x3) << 30) argument
502 #define MXC_CCM_CCGR5_SPBA(v) (((v) & 0x3) << 0) argument
504 #define MXC_CCM_CCGR5_GPU(v) (((v) & 0x3) << 2) argument
506 #define MXC_CCM_CCGR5_GARB(v) (((v) & 0x3) << 4) argument
508 #define MXC_CCM_CCGR5_VPU(v) (((v) & 0x3) << 6) argument
509 #define MXC_CCM_CCGR5_VPU_REF_OFFSET 8
510 #define MXC_CCM_CCGR5_VPU_REF(v) (((v) & 0x3) << 8) argument
512 #define MXC_CCM_CCGR5_IPU(v) (((v) & 0x3) << 10) argument
515 #define MXC_CCM_CCGR5_IPUMUX12(v) (((v) & 0x3) << 12) argument
518 #define MXC_CCM_CCGR5_IPUMUX1(v) (((v) & 0x3) << 12) argument
521 #define MXC_CCM_CCGR5_EMI_FAST(v) (((v) & 0x3) << 14) argument
523 #define MXC_CCM_CCGR5_EMI_SLOW(v) (((v) & 0x3) << 16) argument
525 #define MXC_CCM_CCGR5_EMI_INT1(v) (((v) & 0x3) << 18) argument
527 #define MXC_CCM_CCGR5_EMI_ENFC(v) (((v) & 0x3) << 20) argument
529 #define MXC_CCM_CCGR5_EMI_WRCK(v) (((v) & 0x3) << 22) argument
531 #define MXC_CCM_CCGR5_GPC_IPG(v) (((v) & 0x3) << 24) argument
533 #define MXC_CCM_CCGR5_SPDIF0(v) (((v) & 0x3) << 26) argument
536 #define MXC_CCM_CCGR5_SPDIF1(v) (((v) & 0x3) << 28) argument
539 #define MXC_CCM_CCGR5_SPDIF_IPG(v) (((v) & 0x3) << 30) argument
543 #define MXC_CCM_CCGR6_IPUMUX2(v) (((v) & 0x3) << 0) argument
545 #define MXC_CCM_CCGR6_OCRAM(v) (((v) & 0x3) << 2) argument
548 #define MXC_CCM_CCGR6_CSI_MCLK1(v) (((v) & 0x3) << 4) argument
551 #define MXC_CCM_CCGR6_CSI_MCLK2(v) (((v) & 0x3) << 6) argument
552 #define MXC_CCM_CCGR6_EMI_GARB_OFFSET 8
553 #define MXC_CCM_CCGR6_EMI_GARB(v) (((v) & 0x3) << 8) argument
555 #define MXC_CCM_CCGR6_EMI_INT2_OFFSET 8
556 #define MXC_CCM_CCGR6_EMI_INT2(v) (((v) & 0x3) << 8) argument
559 #define MXC_CCM_CCGR6_IPU_DI0(v) (((v) & 0x3) << 10) argument
561 #define MXC_CCM_CCGR6_IPU_DI1(v) (((v) & 0x3) << 12) argument
563 #define MXC_CCM_CCGR6_GPU2D(v) (((v) & 0x3) << 14) argument
566 #define MXC_CCM_CCGR6_ESAI_IPG(v) (((v) & 0x3) << 16) argument
568 #define MXC_CCM_CCGR6_ESAI_ROOT(v) (((v) & 0x3) << 18) argument
570 #define MXC_CCM_CCGR6_CAN1_IPG(v) (((v) & 0x3) << 20) argument
572 #define MXC_CCM_CCGR6_CAN1_SERIAL(v) (((v) & 0x3) << 22) argument
574 #define MXC_CCM_CCGR6_PL301_4X1(v) (((v) & 0x3) << 24) argument
576 #define MXC_CCM_CCGR6_PL301_2X2(v) (((v) & 0x3) << 26) argument
578 #define MXC_CCM_CCGR6_LDB_DI0(v) (((v) & 0x3) << 28) argument
580 #define MXC_CCM_CCGR6_LDB_DI1(v) (((v) & 0x3) << 30) argument
583 #define MXC_CCM_CCGR7_ASRC_IPG(v) (((v) & 0x3) << 0) argument
585 #define MXC_CCM_CCGR7_ASRC_ASRCK(v) (((v) & 0x3) << 2) argument
587 #define MXC_CCM_CCGR7_MLB(v) (((v) & 0x3) << 4) argument
589 #define MXC_CCM_CCGR7_IEEE1588(v) (((v) & 0x3) << 6) argument
590 #define MXC_CCM_CCGR7_UART4_IPG_OFFSET 8
591 #define MXC_CCM_CCGR7_UART4_IPG(v) (((v) & 0x3) << 8) argument
593 #define MXC_CCM_CCGR7_UART4_PER(v) (((v) & 0x3) << 10) argument
595 #define MXC_CCM_CCGR7_UART5_IPG(v) (((v) & 0x3) << 12) argument
597 #define MXC_CCM_CCGR7_UART5_PER(v) (((v) & 0x3) << 14) argument
609 #define MXC_DPLLC_OP_MFI(v) (((v) & 0xf) << 4) argument