Lines Matching +full:sel +full:- +full:clk

1 // SPDX-License-Identifier: GPL-2.0+
8 * bcm281xx-specific clock tables
16 #include <asm/kona-common/clk.h>
17 #include "clk-core.h"
25 .clk = { \
43 DECLARE_REF_CLK(ref_104m, &ref_312m.clk, 104 * CLOCK_1M, 3);
44 DECLARE_REF_CLK(ref_52m, &ref_104m.clk, 52 * CLOCK_1M, 2);
45 DECLARE_REF_CLK(ref_13m, &ref_52m.clk, 13 * CLOCK_1M, 4);
47 DECLARE_REF_CLK(var_104m, &var_312m.clk, 104 * CLOCK_1M, 3);
48 DECLARE_REF_CLK(var_52m, &var_104m.clk, 52 * CLOCK_1M, 2);
49 DECLARE_REF_CLK(var_13m, &var_52m.clk, 13 * CLOCK_1M, 4);
56 /* Lookup table for string to clk tranlation */
73 if (!(strcmp(name, tblp->name))) in refclk_str_to_clk()
74 return tblp->procclk; in refclk_str_to_clk()
150 .sel = SELECTOR(0x0a28, 0, 3),
162 .sel = SELECTOR(0x0a2c, 0, 3),
174 .sel = SELECTOR(0x0a34, 0, 3),
186 .sel = SELECTOR(0x0a30, 0, 3),
239 .sel = SELECTOR(0x0a64, 0, 3),
250 .sel = SELECTOR(0x0a68, 0, 3),
261 .sel = SELECTOR(0x0a84, 0, 3),
270 .clk = {
289 .clk = {
313 .clk = {
338 .clk = {
340 .parent = &kpm_ccu_clk.clk,
349 .clk = {
351 .parent = &kpm_ccu_clk.clk,
360 .clk = {
362 .parent = &kpm_ccu_clk.clk,
371 .clk = {
373 .parent = &kpm_ccu_clk.clk,
382 .clk = {
384 .parent = &kpm_ccu_clk.clk,
393 .clk = {
395 .parent = &kps_ccu_clk.clk,
404 .clk = {
406 .parent = &kps_ccu_clk.clk,
415 .clk = {
417 .parent = &kps_ccu_clk.clk,
427 .clk = {
429 .parent = &ref_52m.clk,
437 .clk = {
439 .parent = &ref_52m.clk,
447 .clk = {
449 .parent = &ref_52m.clk,
457 .clk = {
459 .parent = &ref_52m.clk,
467 .clk = {
469 .parent = &kpm_ccu_clk.clk,
477 .clk = {
479 .parent = &kpm_ccu_clk.clk,
487 .clk = {
489 .parent = &kpm_ccu_clk.clk,
497 .clk = {
499 .parent = &kpm_ccu_clk.clk,
508 .clk = {
510 .parent = &ref_13m.clk,
520 .clk = {
522 .parent = &ref_13m.clk,
532 .clk = {
534 .parent = &ref_13m.clk,