Lines Matching +full:1 +full:w

37      * Step 1: Clean the whole vector register file
79 { v12.tmp = vmem(R0++#1)
92 { r0 = r10 /* R0 = &src[(i + 1) * stride] */
105 v0.w = vdmpy(v0.h, r10.h):sat
108 v1.w = vdmpy(v1.h, r10.h):sat
111 v2.w = vdmpy(v2.h, r10.h):sat
114 v3.w = vdmpy(v3.h, r10.h):sat
117 v4.w = vdmpy(v4.h, r10.h):sat
120 v5.w = vdmpy(v5.h, r10.h):sat
123 v6.w = vdmpy(v6.h, r10.h):sat
126 v7.w = vdmpy(v7.h, r10.h):sat
129 v8.w = vdmpy(v8.h, r10.h):sat
132 v9.w = vdmpy(v9.h, r10.h):sat
135 v10.w = vdmpy(v10.h, r10.h):sat
138 v11.w = vdmpy(v11.h, r10.h):sat
141 v12.w = vdmpy(v12.h, r10.h):sat
144 v13.w = vdmpy(v13.h, r10.h):sat
147 v14.w = vdmpy(v14.h, r10.h):sat
150 v15.w = vdmpy(v15.h, r10.h):sat
153 v16.w = vdmpy(v16.h, r10.h):sat
156 v17.w = vdmpy(v17.h, r10.h):sat
159 v18.W = vdmpy(v18.h, r10.h):sat
162 v19.w = vdmpy(v19.h, r10.h):sat
165 v20.w = vdmpy(v20.h, r10.h):sat
168 v21.w = vdmpy(v21.h, r10.h):sat
171 v22.w = vdmpy(v22.h, r10.h):sat
174 v23.w = vdmpy(v23.h, r10.h):sat
177 v24.w = vdmpy(v24.h, r10.h):sat
180 v25.w = vdmpy(v25.h, r10.h):sat
183 v26.w = vdmpy(v26.h, r10.h):sat
186 v27.w = vdmpy(v27.h, r10.h):sat
189 v28.w = vdmpy(v28.h, r10.h):sat
192 v29.w = vdmpy(v29.h, r10.h):sat
196 v30.w = vdmpy(v30.h, r10.h):sat
199 v31.w = vdmpy(v31.h, r10.h):sat
202 v0.w = vadd(v1.w, v0.w)
203 v2.w = vadd(v3.w, v2.w)
209 v4.w = vadd(v5.w, v4.w)
210 v6.w = vadd(v7.w, v6.w)
214 v8.w = vadd(v9.w, v8.w)
215 v10.w = vadd(v11.w, v10.w)
219 v12.w = vadd(v13.w, v12.w)
220 v14.w = vadd(v15.w, v14.w)
224 v16.w = vadd(v17.w, v16.w)
225 v18.w = vadd(v19.w, v18.w)
229 v20.w = vadd(v21.w, v20.w)
230 v22.w = vadd(v23.w, v22.w)
234 v24.w = vadd(v25.w, v24.w)
235 v26.w = vadd(v27.w, v26.w)
238 { v28.w = vadd(v29.w, v28.w)
241 { v30.w = vadd(v31.w, v30.w)
243 v0.w = vadd(v0.w, v2.w)
247 v0.w = vadd(v0.w, v1.w)
248 vmem(r4++#1) = v0.new
251 v4.w = vadd(v4.w, v6.w)
252 v8.w = vadd(v8.w, v10.w)
256 v4.w = vadd(v4.w, v1.w)
257 vmem(r4++#1) = v4.new
260 v12.w = vadd(v12.w, v14.w)
261 V16.w = vadd(v16.w, v18.w)
265 v8.w = vadd(v8.w, v1.w)
266 vmem(r4++#1) = v8.new
270 v12.w = vadd(v12.w, v1.w)
271 vmem(r4++#1) = v12.new
274 { v20.w = vadd(v20.w, v22.w)
276 v16.w = vadd(v16.w, v1.w)
277 vmem(r4++#1) = v16.new
279 { v24.w = vadd(v24.w, v26.w)
281 v20.w = vadd(v20.w, v1.w)
282 vmem(r4++#1) = v20.new
284 { v28.w = vadd(v28.w, v30.w)
286 v24.w = vadd(v24.w, v1.w)
287 vmem(r4++#1) = v24.new
290 v28.w = vadd(v28.w, v1.w)
291 vmem(r4++#1) = v28.new