Lines Matching refs:CASE_32_64

669 # define CASE_32_64(x) \
675 # define CASE_32_64(x) \
713 CASE_32_64(setcond)
717 CASE_32_64(movcond)
723 CASE_32_64(ld8u)
724 CASE_32_64(ld8s)
725 CASE_32_64(ld16u)
726 CASE_32_64(ld16s)
731 CASE_32_64(st8)
732 CASE_32_64(st16)
739 CASE_32_64(add)
740 CASE_32_64(sub)
741 CASE_32_64(mul)
742 CASE_32_64(and)
743 CASE_32_64(or)
744 CASE_32_64(xor)
745 CASE_32_64(andc) /* Optional (TCG_TARGET_HAS_andc_*). */
746 CASE_32_64(orc) /* Optional (TCG_TARGET_HAS_orc_*). */
747 CASE_32_64(eqv) /* Optional (TCG_TARGET_HAS_eqv_*). */
748 CASE_32_64(nand) /* Optional (TCG_TARGET_HAS_nand_*). */
749 CASE_32_64(nor) /* Optional (TCG_TARGET_HAS_nor_*). */
750 CASE_32_64(shl)
751 CASE_32_64(shr)
752 CASE_32_64(sar)
753 CASE_32_64(rotl) /* Optional (TCG_TARGET_HAS_rot_*). */
754 CASE_32_64(rotr) /* Optional (TCG_TARGET_HAS_rot_*). */
755 CASE_32_64(div) /* Optional (TCG_TARGET_HAS_div_*). */
756 CASE_32_64(divu) /* Optional (TCG_TARGET_HAS_div_*). */
757 CASE_32_64(rem) /* Optional (TCG_TARGET_HAS_div_*). */
758 CASE_32_64(remu) /* Optional (TCG_TARGET_HAS_div_*). */
759 CASE_32_64(clz) /* Optional (TCG_TARGET_HAS_clz_*). */
760 CASE_32_64(ctz) /* Optional (TCG_TARGET_HAS_ctz_*). */
764 CASE_32_64(deposit) /* Optional (TCG_TARGET_HAS_deposit_*). */
776 CASE_32_64(extract) /* Optional (TCG_TARGET_HAS_extract_*). */
777 CASE_32_64(sextract) /* Optional (TCG_TARGET_HAS_sextract_*). */
789 CASE_32_64(brcond)
796 CASE_32_64(neg) /* Optional (TCG_TARGET_HAS_neg_*). */
797 CASE_32_64(not) /* Optional (TCG_TARGET_HAS_not_*). */
798 CASE_32_64(ctpop) /* Optional (TCG_TARGET_HAS_ctpop_*). */
820 CASE_32_64(add2)
821 CASE_32_64(sub2)
834 CASE_32_64(mulu2)
835 CASE_32_64(muls2)