Lines Matching refs:have_isa_3_00
86 #define USE_REG_TB (TCG_TARGET_REG_BITS == 64 && !have_isa_3_00)
1217 if (have_isa_3_00) {
1247 if (have_isa_3_00) {
1281 if (have_isa_3_00) {
1319 } else if (have_isa_3_00) {
1349 } else if (have_isa_3_00) {
1655 tcg_out_mem_long(s, have_isa_3_00 ? LXSD : 0, LXSDX,
1668 tcg_out_mem_long(s, have_isa_3_00 ? LXV : 0,
1710 tcg_out_mem_long(s, have_isa_3_00 ? STXSD : 0,
1724 tcg_out_mem_long(s, have_isa_3_00 ? STXV : 0,
2461 have_isa_3_00 ? MO_ATOM_SUBALIGN
2877 if (have_isa_3_00) {
2910 } else if (have_isa_3_00) {
3577 return vece >= MO_32 && have_isa_3_00;
3605 tcg_debug_assert(have_isa_3_00);
3655 if (have_isa_3_00) {
3668 if (have_isa_3_00) {
3680 if (have_isa_3_00) {
3937 if (have_isa_3_00 && vece <= MO_32) {
4267 return have_isa_3_00 ? C_O1_I1(v, vr) : C_O1_I1(v, v);