Lines Matching refs:ctx

10 static inline void gen_evmra(DisasContext *ctx)
13 if (unlikely(!ctx->spe_enabled)) {
14 gen_exception(ctx, POWERPC_EXCP_SPEU);
21 tcg_gen_concat_tl_i64(tmp, cpu_gpr[rA(ctx->opcode)],
22 cpu_gprh[rA(ctx->opcode)]);
28 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)]);
29 tcg_gen_mov_tl(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rA(ctx->opcode)]);
43 static void glue(gen_, name0##_##name1)(DisasContext *ctx) \
45 if (Rc(ctx->opcode)) \
46 gen_##name1(ctx); \
48 gen_##name0(ctx); \
52 static inline void gen_speundef(DisasContext *ctx)
54 gen_inval_exception(ctx, POWERPC_EXCP_INVAL_INVAL);
59 static inline void gen_##name(DisasContext *ctx) \
61 if (unlikely(!ctx->spe_enabled)) { \
62 gen_exception(ctx, POWERPC_EXCP_SPEU); \
65 tcg_op(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)], \
66 cpu_gpr[rB(ctx->opcode)]); \
67 tcg_op(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rA(ctx->opcode)], \
68 cpu_gprh[rB(ctx->opcode)]); \
82 static inline void gen_##name(DisasContext *ctx) \
85 if (unlikely(!ctx->spe_enabled)) { \
86 gen_exception(ctx, POWERPC_EXCP_SPEU); \
91 tcg_gen_trunc_tl_i32(t0, cpu_gpr[rA(ctx->opcode)]); \
92 tcg_opi(t0, t0, rB(ctx->opcode)); \
93 tcg_gen_extu_i32_tl(cpu_gpr[rD(ctx->opcode)], t0); \
95 tcg_gen_trunc_tl_i32(t0, cpu_gprh[rA(ctx->opcode)]); \
96 tcg_opi(t0, t0, rB(ctx->opcode)); \
97 tcg_gen_extu_i32_tl(cpu_gprh[rD(ctx->opcode)], t0); \
106 static inline void gen_##name(DisasContext *ctx) \
109 if (unlikely(!ctx->spe_enabled)) { \
110 gen_exception(ctx, POWERPC_EXCP_SPEU); \
115 tcg_gen_trunc_tl_i32(t0, cpu_gpr[rA(ctx->opcode)]); \
117 tcg_gen_extu_i32_tl(cpu_gpr[rD(ctx->opcode)], t0); \
119 tcg_gen_trunc_tl_i32(t0, cpu_gprh[rA(ctx->opcode)]); \
121 tcg_gen_extu_i32_tl(cpu_gprh[rD(ctx->opcode)], t0); \
138 static inline void gen_##name(DisasContext *ctx) \
141 if (unlikely(!ctx->spe_enabled)) { \
142 gen_exception(ctx, POWERPC_EXCP_SPEU); \
148 tcg_gen_trunc_tl_i32(t0, cpu_gpr[rA(ctx->opcode)]); \
149 tcg_gen_trunc_tl_i32(t1, cpu_gpr[rB(ctx->opcode)]); \
151 tcg_gen_extu_i32_tl(cpu_gpr[rD(ctx->opcode)], t0); \
153 tcg_gen_trunc_tl_i32(t0, cpu_gprh[rA(ctx->opcode)]); \
154 tcg_gen_trunc_tl_i32(t1, cpu_gprh[rB(ctx->opcode)]); \
156 tcg_gen_extu_i32_tl(cpu_gprh[rD(ctx->opcode)], t0); \
214 static inline void gen_evmergehi(DisasContext *ctx)
216 if (unlikely(!ctx->spe_enabled)) {
217 gen_exception(ctx, POWERPC_EXCP_SPEU);
220 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], cpu_gprh[rB(ctx->opcode)]);
221 tcg_gen_mov_tl(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rA(ctx->opcode)]);
232 static inline void gen_##name(DisasContext *ctx) \
235 if (unlikely(!ctx->spe_enabled)) { \
236 gen_exception(ctx, POWERPC_EXCP_SPEU); \
241 tcg_gen_trunc_tl_i32(t0, cpu_gpr[rB(ctx->opcode)]); \
242 tcg_op(t0, t0, rA(ctx->opcode)); \
243 tcg_gen_extu_i32_tl(cpu_gpr[rD(ctx->opcode)], t0); \
245 tcg_gen_trunc_tl_i32(t0, cpu_gprh[rB(ctx->opcode)]); \
246 tcg_op(t0, t0, rA(ctx->opcode)); \
247 tcg_gen_extu_i32_tl(cpu_gprh[rD(ctx->opcode)], t0); \
254 static inline void gen_##name(DisasContext *ctx) \
256 if (unlikely(!ctx->spe_enabled)) { \
257 gen_exception(ctx, POWERPC_EXCP_SPEU); \
265 tcg_gen_ext32s_tl(cpu_gpr[rA(ctx->opcode)], cpu_gpr[rA(ctx->opcode)]); \
266 tcg_gen_ext32s_tl(cpu_gpr[rB(ctx->opcode)], cpu_gpr[rB(ctx->opcode)]); \
267 tcg_gen_ext32s_tl(cpu_gprh[rA(ctx->opcode)], cpu_gprh[rA(ctx->opcode)]); \
268 tcg_gen_ext32s_tl(cpu_gprh[rB(ctx->opcode)], cpu_gprh[rB(ctx->opcode)]); \
270 tcg_gen_brcond_tl(tcg_cond, cpu_gpr[rA(ctx->opcode)], \
271 cpu_gpr[rB(ctx->opcode)], l1); \
272 tcg_gen_movi_i32(cpu_crf[crfD(ctx->opcode)], 0); \
275 tcg_gen_movi_i32(cpu_crf[crfD(ctx->opcode)], \
278 tcg_gen_brcond_tl(tcg_cond, cpu_gprh[rA(ctx->opcode)], \
279 cpu_gprh[rB(ctx->opcode)], l3); \
280 tcg_gen_andi_i32(cpu_crf[crfD(ctx->opcode)], cpu_crf[crfD(ctx->opcode)], \
284 tcg_gen_ori_i32(cpu_crf[crfD(ctx->opcode)], cpu_crf[crfD(ctx->opcode)], \
295 static inline void gen_brinc(DisasContext *ctx)
298 gen_helper_brinc(cpu_gpr[rD(ctx->opcode)],
299 cpu_gpr[rA(ctx->opcode)], cpu_gpr[rB(ctx->opcode)]);
301 static inline void gen_evmergelo(DisasContext *ctx)
303 if (unlikely(!ctx->spe_enabled)) {
304 gen_exception(ctx, POWERPC_EXCP_SPEU);
307 tcg_gen_mov_tl(cpu_gprh[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)]);
308 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rB(ctx->opcode)]);
310 static inline void gen_evmergehilo(DisasContext *ctx)
312 if (unlikely(!ctx->spe_enabled)) {
313 gen_exception(ctx, POWERPC_EXCP_SPEU);
316 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rB(ctx->opcode)]);
317 tcg_gen_mov_tl(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rA(ctx->opcode)]);
319 static inline void gen_evmergelohi(DisasContext *ctx)
321 if (unlikely(!ctx->spe_enabled)) {
322 gen_exception(ctx, POWERPC_EXCP_SPEU);
325 if (rD(ctx->opcode) == rA(ctx->opcode)) {
327 tcg_gen_mov_tl(tmp, cpu_gpr[rA(ctx->opcode)]);
328 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], cpu_gprh[rB(ctx->opcode)]);
329 tcg_gen_mov_tl(cpu_gprh[rD(ctx->opcode)], tmp);
331 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], cpu_gprh[rB(ctx->opcode)]);
332 tcg_gen_mov_tl(cpu_gprh[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)]);
335 static inline void gen_evsplati(DisasContext *ctx)
338 if (unlikely(!ctx->spe_enabled)) {
339 gen_exception(ctx, POWERPC_EXCP_SPEU);
342 imm = ((int32_t)(rA(ctx->opcode) << 27)) >> 27;
344 tcg_gen_movi_tl(cpu_gpr[rD(ctx->opcode)], imm);
345 tcg_gen_movi_tl(cpu_gprh[rD(ctx->opcode)], imm);
347 static inline void gen_evsplatfi(DisasContext *ctx)
350 if (unlikely(!ctx->spe_enabled)) {
351 gen_exception(ctx, POWERPC_EXCP_SPEU);
354 imm = rA(ctx->opcode) << 27;
356 tcg_gen_movi_tl(cpu_gpr[rD(ctx->opcode)], imm);
357 tcg_gen_movi_tl(cpu_gprh[rD(ctx->opcode)], imm);
360 static inline void gen_evsel(DisasContext *ctx)
368 tcg_gen_andi_i32(t0, cpu_crf[ctx->opcode & 0x07], 1 << 3);
370 tcg_gen_mov_tl(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rA(ctx->opcode)]);
373 tcg_gen_mov_tl(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rB(ctx->opcode)]);
375 tcg_gen_andi_i32(t0, cpu_crf[ctx->opcode & 0x07], 1 << 2);
377 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)]);
380 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rB(ctx->opcode)]);
384 static void gen_evsel0(DisasContext *ctx)
386 if (unlikely(!ctx->spe_enabled)) {
387 gen_exception(ctx, POWERPC_EXCP_SPEU);
390 gen_evsel(ctx);
393 static void gen_evsel1(DisasContext *ctx)
395 if (unlikely(!ctx->spe_enabled)) {
396 gen_exception(ctx, POWERPC_EXCP_SPEU);
399 gen_evsel(ctx);
402 static void gen_evsel2(DisasContext *ctx)
404 if (unlikely(!ctx->spe_enabled)) {
405 gen_exception(ctx, POWERPC_EXCP_SPEU);
408 gen_evsel(ctx);
411 static void gen_evsel3(DisasContext *ctx)
413 if (unlikely(!ctx->spe_enabled)) {
414 gen_exception(ctx, POWERPC_EXCP_SPEU);
417 gen_evsel(ctx);
422 static inline void gen_evmwumi(DisasContext *ctx)
426 if (unlikely(!ctx->spe_enabled)) {
427 gen_exception(ctx, POWERPC_EXCP_SPEU);
435 tcg_gen_extu_tl_i64(t0, cpu_gpr[rA(ctx->opcode)]);
437 tcg_gen_extu_tl_i64(t1, cpu_gpr[rB(ctx->opcode)]);
442 gen_store_gpr64(rD(ctx->opcode), t0); /* rD := t0 */
445 static inline void gen_evmwumia(DisasContext *ctx)
449 if (unlikely(!ctx->spe_enabled)) {
450 gen_exception(ctx, POWERPC_EXCP_SPEU);
454 gen_evmwumi(ctx); /* rD := rA * rB */
459 gen_load_gpr64(tmp, rD(ctx->opcode));
463 static inline void gen_evmwumiaa(DisasContext *ctx)
468 if (unlikely(!ctx->spe_enabled)) {
469 gen_exception(ctx, POWERPC_EXCP_SPEU);
473 gen_evmwumi(ctx); /* rD := rA * rB */
479 gen_load_gpr64(tmp, rD(ctx->opcode));
491 gen_store_gpr64(rD(ctx->opcode), acc);
494 static inline void gen_evmwsmi(DisasContext *ctx)
498 if (unlikely(!ctx->spe_enabled)) {
499 gen_exception(ctx, POWERPC_EXCP_SPEU);
507 tcg_gen_extu_tl_i64(t0, cpu_gpr[rA(ctx->opcode)]);
509 tcg_gen_extu_tl_i64(t1, cpu_gpr[rB(ctx->opcode)]);
514 gen_store_gpr64(rD(ctx->opcode), t0); /* rD := t0 */
517 static inline void gen_evmwsmia(DisasContext *ctx)
521 if (unlikely(!ctx->spe_enabled)) {
522 gen_exception(ctx, POWERPC_EXCP_SPEU);
526 gen_evmwsmi(ctx); /* rD := rA * rB */
531 gen_load_gpr64(tmp, rD(ctx->opcode));
535 static inline void gen_evmwsmiaa(DisasContext *ctx)
540 if (unlikely(!ctx->spe_enabled)) {
541 gen_exception(ctx, POWERPC_EXCP_SPEU);
545 gen_evmwsmi(ctx); /* rD := rA * rB */
551 gen_load_gpr64(tmp, rD(ctx->opcode));
563 gen_store_gpr64(rD(ctx->opcode), acc);
597 static inline void gen_addr_spe_imm_index(DisasContext *ctx, TCGv EA, int sh)
599 target_ulong uimm = rB(ctx->opcode);
601 if (rA(ctx->opcode) == 0) {
604 tcg_gen_addi_tl(EA, cpu_gpr[rA(ctx->opcode)], uimm << sh);
605 if (NARROW_MODE(ctx)) {
611 static inline void gen_op_evldd(DisasContext *ctx, TCGv addr)
614 gen_qemu_ld64_i64(ctx, t0, addr);
615 gen_store_gpr64(rD(ctx->opcode), t0);
618 static inline void gen_op_evldw(DisasContext *ctx, TCGv addr)
620 gen_qemu_ld32u(ctx, cpu_gprh[rD(ctx->opcode)], addr);
621 gen_addr_add(ctx, addr, addr, 4);
622 gen_qemu_ld32u(ctx, cpu_gpr[rD(ctx->opcode)], addr);
625 static inline void gen_op_evldh(DisasContext *ctx, TCGv addr)
628 gen_qemu_ld16u(ctx, t0, addr);
629 tcg_gen_shli_tl(cpu_gprh[rD(ctx->opcode)], t0, 16);
630 gen_addr_add(ctx, addr, addr, 2);
631 gen_qemu_ld16u(ctx, t0, addr);
632 tcg_gen_or_tl(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rD(ctx->opcode)], t0);
633 gen_addr_add(ctx, addr, addr, 2);
634 gen_qemu_ld16u(ctx, t0, addr);
635 tcg_gen_shli_tl(cpu_gprh[rD(ctx->opcode)], t0, 16);
636 gen_addr_add(ctx, addr, addr, 2);
637 gen_qemu_ld16u(ctx, t0, addr);
638 tcg_gen_or_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rD(ctx->opcode)], t0);
641 static inline void gen_op_evlhhesplat(DisasContext *ctx, TCGv addr)
644 gen_qemu_ld16u(ctx, t0, addr);
646 tcg_gen_mov_tl(cpu_gprh[rD(ctx->opcode)], t0);
647 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], t0);
650 static inline void gen_op_evlhhousplat(DisasContext *ctx, TCGv addr)
653 gen_qemu_ld16u(ctx, t0, addr);
654 tcg_gen_mov_tl(cpu_gprh[rD(ctx->opcode)], t0);
655 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], t0);
658 static inline void gen_op_evlhhossplat(DisasContext *ctx, TCGv addr)
661 gen_qemu_ld16s(ctx, t0, addr);
662 tcg_gen_mov_tl(cpu_gprh[rD(ctx->opcode)], t0);
663 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], t0);
666 static inline void gen_op_evlwhe(DisasContext *ctx, TCGv addr)
669 gen_qemu_ld16u(ctx, t0, addr);
670 tcg_gen_shli_tl(cpu_gprh[rD(ctx->opcode)], t0, 16);
671 gen_addr_add(ctx, addr, addr, 2);
672 gen_qemu_ld16u(ctx, t0, addr);
673 tcg_gen_shli_tl(cpu_gpr[rD(ctx->opcode)], t0, 16);
676 static inline void gen_op_evlwhou(DisasContext *ctx, TCGv addr)
678 gen_qemu_ld16u(ctx, cpu_gprh[rD(ctx->opcode)], addr);
679 gen_addr_add(ctx, addr, addr, 2);
680 gen_qemu_ld16u(ctx, cpu_gpr[rD(ctx->opcode)], addr);
683 static inline void gen_op_evlwhos(DisasContext *ctx, TCGv addr)
685 gen_qemu_ld16s(ctx, cpu_gprh[rD(ctx->opcode)], addr);
686 gen_addr_add(ctx, addr, addr, 2);
687 gen_qemu_ld16s(ctx, cpu_gpr[rD(ctx->opcode)], addr);
690 static inline void gen_op_evlwwsplat(DisasContext *ctx, TCGv addr)
693 gen_qemu_ld32u(ctx, t0, addr);
694 tcg_gen_mov_tl(cpu_gprh[rD(ctx->opcode)], t0);
695 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], t0);
698 static inline void gen_op_evlwhsplat(DisasContext *ctx, TCGv addr)
701 gen_qemu_ld16u(ctx, t0, addr);
702 tcg_gen_shli_tl(cpu_gprh[rD(ctx->opcode)], t0, 16);
703 tcg_gen_or_tl(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rD(ctx->opcode)], t0);
704 gen_addr_add(ctx, addr, addr, 2);
705 gen_qemu_ld16u(ctx, t0, addr);
706 tcg_gen_shli_tl(cpu_gpr[rD(ctx->opcode)], t0, 16);
707 tcg_gen_or_tl(cpu_gpr[rD(ctx->opcode)], cpu_gprh[rD(ctx->opcode)], t0);
710 static inline void gen_op_evstdd(DisasContext *ctx, TCGv addr)
713 gen_load_gpr64(t0, rS(ctx->opcode));
714 gen_qemu_st64_i64(ctx, t0, addr);
717 static inline void gen_op_evstdw(DisasContext *ctx, TCGv addr)
719 gen_qemu_st32(ctx, cpu_gprh[rS(ctx->opcode)], addr);
720 gen_addr_add(ctx, addr, addr, 4);
721 gen_qemu_st32(ctx, cpu_gpr[rS(ctx->opcode)], addr);
724 static inline void gen_op_evstdh(DisasContext *ctx, TCGv addr)
727 tcg_gen_shri_tl(t0, cpu_gprh[rS(ctx->opcode)], 16);
728 gen_qemu_st16(ctx, t0, addr);
729 gen_addr_add(ctx, addr, addr, 2);
730 gen_qemu_st16(ctx, cpu_gprh[rS(ctx->opcode)], addr);
731 gen_addr_add(ctx, addr, addr, 2);
732 tcg_gen_shri_tl(t0, cpu_gpr[rS(ctx->opcode)], 16);
733 gen_qemu_st16(ctx, t0, addr);
734 gen_addr_add(ctx, addr, addr, 2);
735 gen_qemu_st16(ctx, cpu_gpr[rS(ctx->opcode)], addr);
738 static inline void gen_op_evstwhe(DisasContext *ctx, TCGv addr)
741 tcg_gen_shri_tl(t0, cpu_gprh[rS(ctx->opcode)], 16);
742 gen_qemu_st16(ctx, t0, addr);
743 gen_addr_add(ctx, addr, addr, 2);
744 tcg_gen_shri_tl(t0, cpu_gpr[rS(ctx->opcode)], 16);
745 gen_qemu_st16(ctx, t0, addr);
748 static inline void gen_op_evstwho(DisasContext *ctx, TCGv addr)
750 gen_qemu_st16(ctx, cpu_gprh[rS(ctx->opcode)], addr);
751 gen_addr_add(ctx, addr, addr, 2);
752 gen_qemu_st16(ctx, cpu_gpr[rS(ctx->opcode)], addr);
755 static inline void gen_op_evstwwe(DisasContext *ctx, TCGv addr)
757 gen_qemu_st32(ctx, cpu_gprh[rS(ctx->opcode)], addr);
760 static inline void gen_op_evstwwo(DisasContext *ctx, TCGv addr)
762 gen_qemu_st32(ctx, cpu_gpr[rS(ctx->opcode)], addr);
766 static void glue(gen_, name)(DisasContext *ctx) \
769 if (unlikely(!ctx->spe_enabled)) { \
770 gen_exception(ctx, POWERPC_EXCP_SPEU); \
773 gen_set_access_type(ctx, ACCESS_INT); \
775 if (Rc(ctx->opcode)) { \
776 gen_addr_spe_imm_index(ctx, t0, sh); \
778 gen_addr_reg_index(ctx, t0); \
780 gen_op_##name(ctx, t0); \
877 static inline void gen_##name(DisasContext *ctx) \
880 tcg_gen_trunc_tl_i32(t0, cpu_gpr[rB(ctx->opcode)]); \
882 tcg_gen_extu_i32_tl(cpu_gpr[rD(ctx->opcode)], t0); \
885 static inline void gen_##name(DisasContext *ctx) \
889 if (unlikely(!ctx->spe_enabled)) { \
890 gen_exception(ctx, POWERPC_EXCP_SPEU); \
895 gen_load_gpr64(t0, rB(ctx->opcode)); \
897 tcg_gen_extu_i32_tl(cpu_gpr[rD(ctx->opcode)], t1); \
900 static inline void gen_##name(DisasContext *ctx) \
904 if (unlikely(!ctx->spe_enabled)) { \
905 gen_exception(ctx, POWERPC_EXCP_SPEU); \
910 tcg_gen_trunc_tl_i32(t1, cpu_gpr[rB(ctx->opcode)]); \
912 gen_store_gpr64(rD(ctx->opcode), t0); \
915 static inline void gen_##name(DisasContext *ctx) \
918 if (unlikely(!ctx->spe_enabled)) { \
919 gen_exception(ctx, POWERPC_EXCP_SPEU); \
923 gen_load_gpr64(t0, rB(ctx->opcode)); \
925 gen_store_gpr64(rD(ctx->opcode), t0); \
928 static inline void gen_##name(DisasContext *ctx) \
932 tcg_gen_trunc_tl_i32(t0, cpu_gpr[rA(ctx->opcode)]); \
933 tcg_gen_trunc_tl_i32(t1, cpu_gpr[rB(ctx->opcode)]); \
935 tcg_gen_extu_i32_tl(cpu_gpr[rD(ctx->opcode)], t0); \
938 static inline void gen_##name(DisasContext *ctx) \
941 if (unlikely(!ctx->spe_enabled)) { \
942 gen_exception(ctx, POWERPC_EXCP_SPEU); \
947 gen_load_gpr64(t0, rA(ctx->opcode)); \
948 gen_load_gpr64(t1, rB(ctx->opcode)); \
950 gen_store_gpr64(rD(ctx->opcode), t0); \
953 static inline void gen_##name(DisasContext *ctx) \
958 tcg_gen_trunc_tl_i32(t0, cpu_gpr[rA(ctx->opcode)]); \
959 tcg_gen_trunc_tl_i32(t1, cpu_gpr[rB(ctx->opcode)]); \
960 gen_helper_##name(cpu_crf[crfD(ctx->opcode)], tcg_env, t0, t1); \
963 static inline void gen_##name(DisasContext *ctx) \
966 if (unlikely(!ctx->spe_enabled)) { \
967 gen_exception(ctx, POWERPC_EXCP_SPEU); \
972 gen_load_gpr64(t0, rA(ctx->opcode)); \
973 gen_load_gpr64(t1, rB(ctx->opcode)); \
974 gen_helper_##name(cpu_crf[crfD(ctx->opcode)], tcg_env, t0, t1); \
983 static inline void gen_evfsabs(DisasContext *ctx)
985 if (unlikely(!ctx->spe_enabled)) {
986 gen_exception(ctx, POWERPC_EXCP_SPEU);
989 tcg_gen_andi_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)],
991 tcg_gen_andi_tl(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rA(ctx->opcode)],
994 static inline void gen_evfsnabs(DisasContext *ctx)
996 if (unlikely(!ctx->spe_enabled)) {
997 gen_exception(ctx, POWERPC_EXCP_SPEU);
1000 tcg_gen_ori_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)],
1002 tcg_gen_ori_tl(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rA(ctx->opcode)],
1005 static inline void gen_evfsneg(DisasContext *ctx)
1007 if (unlikely(!ctx->spe_enabled)) {
1008 gen_exception(ctx, POWERPC_EXCP_SPEU);
1011 tcg_gen_xori_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)],
1013 tcg_gen_xori_tl(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rA(ctx->opcode)],
1059 static inline void gen_efsabs(DisasContext *ctx)
1061 tcg_gen_andi_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)],
1064 static inline void gen_efsnabs(DisasContext *ctx)
1066 tcg_gen_ori_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)],
1069 static inline void gen_efsneg(DisasContext *ctx)
1071 tcg_gen_xori_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)],
1118 static inline void gen_efdabs(DisasContext *ctx)
1120 if (unlikely(!ctx->spe_enabled)) {
1121 gen_exception(ctx, POWERPC_EXCP_SPEU);
1124 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)]);
1125 tcg_gen_andi_tl(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rA(ctx->opcode)],
1128 static inline void gen_efdnabs(DisasContext *ctx)
1130 if (unlikely(!ctx->spe_enabled)) {
1131 gen_exception(ctx, POWERPC_EXCP_SPEU);
1134 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)]);
1135 tcg_gen_ori_tl(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rA(ctx->opcode)],
1138 static inline void gen_efdneg(DisasContext *ctx)
1140 if (unlikely(!ctx->spe_enabled)) {
1141 gen_exception(ctx, POWERPC_EXCP_SPEU);
1144 tcg_gen_mov_tl(cpu_gpr[rD(ctx->opcode)], cpu_gpr[rA(ctx->opcode)]);
1145 tcg_gen_xori_tl(cpu_gprh[rD(ctx->opcode)], cpu_gprh[rA(ctx->opcode)],