Lines Matching refs:DWORD_BYTE
21 #define DWORD_BYTE 4 macro
45 DIV_ROUND_UP(sizeof(DoeDiscoveryReq), DWORD_BYTE)) { in pcie_doe_discovery()
52 .length = DIV_ROUND_UP(sizeof(DoeDiscoveryRsp), DWORD_BYTE), in pcie_doe_discovery()
87 memset(st->read_mbox, 0, PCI_DOE_DW_SIZE_MAX * DWORD_BYTE); in pcie_doe_reset_mbox()
88 memset(st->write_mbox, 0, PCI_DOE_DW_SIZE_MAX * DWORD_BYTE); in pcie_doe_reset_mbox()
105 doe_cap->write_mbox = g_malloc0(PCI_DOE_DW_SIZE_MAX * DWORD_BYTE); in pcie_doe_init()
106 doe_cap->read_mbox = g_malloc0(PCI_DOE_DW_SIZE_MAX * DWORD_BYTE); in pcie_doe_init()
146 memcpy(doe_cap->read_mbox + doe_cap->read_mbox_len, rsp, len * DWORD_BYTE); in pcie_doe_set_rsp()
263 if (range_covers_byte(PCI_EXP_DOE_CAP, DWORD_BYTE, addr)) { in pcie_doe_read_config()
268 } else if (range_covers_byte(PCI_EXP_DOE_CTRL, DWORD_BYTE, addr)) { in pcie_doe_read_config()
272 } else if (range_covers_byte(PCI_EXP_DOE_STATUS, DWORD_BYTE, addr)) { in pcie_doe_read_config()
282 } else if (addr == PCI_EXP_DOE_RD_DATA_MBOX && size == DWORD_BYTE) { in pcie_doe_read_config()
289 shift = addr % DWORD_BYTE; in pcie_doe_read_config()
311 shift = addr % DWORD_BYTE; in pcie_doe_write_config()
342 if (size != DWORD_BYTE) { in pcie_doe_write_config()
356 if (size != DWORD_BYTE) { in pcie_doe_write_config()