Lines Matching refs:MLXPLAT_CPLD_LPC_REG_PWR_OFFSET

91 #define MLXPLAT_CPLD_LPC_REG_PWR_OFFSET		0x64  macro
679 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
686 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
696 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
702 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
711 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
718 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
787 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
826 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
875 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
915 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
921 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
932 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
978 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
985 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1032 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1072 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1078 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1088 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1203 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1270 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1277 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1284 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1291 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1312 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1362 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1412 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1419 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1426 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
1433 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
2143 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
2327 .reg = MLXPLAT_CPLD_LPC_REG_PWR_OFFSET,
5138 case MLXPLAT_CPLD_LPC_REG_PWR_OFFSET: in mlxplat_mlxcpld_readable_reg()
5301 case MLXPLAT_CPLD_LPC_REG_PWR_OFFSET: in mlxplat_mlxcpld_volatile_reg()