Lines Matching refs:MLXPLAT_CPLD_LPC_REG_GP1_OFFSET

57 #define MLXPLAT_CPLD_LPC_REG_GP1_OFFSET		0x30  macro
2411 err = regmap_read(priv->regmap, MLXPLAT_CPLD_LPC_REG_GP1_OFFSET, &regval); in mlxplat_mlxcpld_l1_switch_intrusion_events_handler()
2417 err = regmap_write(priv->regmap, MLXPLAT_CPLD_LPC_REG_GP1_OFFSET, in mlxplat_mlxcpld_l1_switch_intrusion_events_handler()
2421 err = regmap_write(priv->regmap, MLXPLAT_CPLD_LPC_REG_GP1_OFFSET, in mlxplat_mlxcpld_l1_switch_intrusion_events_handler()
3255 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
3261 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
3267 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
3273 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
3387 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
3393 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
3399 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
3405 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
3699 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
3705 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
3711 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
3717 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
3723 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
3729 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
4247 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
4253 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
4259 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
4265 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
4271 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
4277 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
4283 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
4289 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
4505 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
4511 .reg = MLXPLAT_CPLD_LPC_REG_GP1_OFFSET,
4988 case MLXPLAT_CPLD_LPC_REG_GP1_OFFSET: in mlxplat_mlxcpld_writeable_reg()
5103 case MLXPLAT_CPLD_LPC_REG_GP1_OFFSET: in mlxplat_mlxcpld_readable_reg()
5268 case MLXPLAT_CPLD_LPC_REG_GP1_OFFSET: in mlxplat_mlxcpld_volatile_reg()
5586 regmap_write(priv->regmap, MLXPLAT_CPLD_LPC_REG_GP1_OFFSET, MLXPLAT_CPLD_HALT_MASK); in mlxplat_poweroff()