Lines Matching refs:RK3588_VCCIO3_5_IOC_REG
2045 #define RK3588_VCCIO3_5_IOC_REG (0xA000) macro
2068 {RK_GPIO2_A4, RK3588_VCCIO3_5_IOC_REG + 0x0044},
2069 {RK_GPIO2_B0, RK3588_VCCIO3_5_IOC_REG + 0x0048},
2070 {RK_GPIO2_B4, RK3588_VCCIO3_5_IOC_REG + 0x004C},
2071 {RK_GPIO2_C0, RK3588_VCCIO3_5_IOC_REG + 0x0050},
2072 {RK_GPIO2_C4, RK3588_VCCIO3_5_IOC_REG + 0x0054},
2075 {RK_GPIO3_A0, RK3588_VCCIO3_5_IOC_REG + 0x0060},
2076 {RK_GPIO3_A4, RK3588_VCCIO3_5_IOC_REG + 0x0064},
2077 {RK_GPIO3_B0, RK3588_VCCIO3_5_IOC_REG + 0x0068},
2078 {RK_GPIO3_B4, RK3588_VCCIO3_5_IOC_REG + 0x006C},
2079 {RK_GPIO3_C0, RK3588_VCCIO3_5_IOC_REG + 0x0070},
2080 {RK_GPIO3_C4, RK3588_VCCIO3_5_IOC_REG + 0x0074},
2081 {RK_GPIO3_D0, RK3588_VCCIO3_5_IOC_REG + 0x0078},
2082 {RK_GPIO3_D4, RK3588_VCCIO3_5_IOC_REG + 0x007C},
2088 {RK_GPIO4_C2, RK3588_VCCIO3_5_IOC_REG + 0x0090},
2089 {RK_GPIO4_C4, RK3588_VCCIO3_5_IOC_REG + 0x0094},
2105 {RK_GPIO2_A6, RK3588_VCCIO3_5_IOC_REG + 0x0120},
2106 {RK_GPIO2_B0, RK3588_VCCIO3_5_IOC_REG + 0x0124},
2107 {RK_GPIO2_C0, RK3588_VCCIO3_5_IOC_REG + 0x0128},
2109 {RK_GPIO3_A0, RK3588_VCCIO3_5_IOC_REG + 0x0130},
2110 {RK_GPIO3_B0, RK3588_VCCIO3_5_IOC_REG + 0x0134},
2111 {RK_GPIO3_C0, RK3588_VCCIO3_5_IOC_REG + 0x0138},
2112 {RK_GPIO3_D0, RK3588_VCCIO3_5_IOC_REG + 0x013C},
2116 {RK_GPIO4_C2, RK3588_VCCIO3_5_IOC_REG + 0x0148},
2131 {RK_GPIO2_A6, RK3588_VCCIO3_5_IOC_REG + 0x0220},
2132 {RK_GPIO2_B0, RK3588_VCCIO3_5_IOC_REG + 0x0224},
2133 {RK_GPIO2_C0, RK3588_VCCIO3_5_IOC_REG + 0x0228},
2135 {RK_GPIO3_A0, RK3588_VCCIO3_5_IOC_REG + 0x0230},
2136 {RK_GPIO3_B0, RK3588_VCCIO3_5_IOC_REG + 0x0234},
2137 {RK_GPIO3_C0, RK3588_VCCIO3_5_IOC_REG + 0x0238},
2138 {RK_GPIO3_D0, RK3588_VCCIO3_5_IOC_REG + 0x023C},
2142 {RK_GPIO4_C2, RK3588_VCCIO3_5_IOC_REG + 0x0248},