Lines Matching defs:ID

52 #define LN_PIN_GPIO(REV, ID, NAME, REG, SHIFT, INVERT) \  argument
58 #define LN_PIN_SAIF(REV, ID, NAME) \ argument
62 #define LN_PIN_AIF(REV, ID) \ argument
68 #define LN1_PIN_GPIO(ID, NAME, REG, SHIFT, INVERT) \ argument
71 #define LN1_PIN_MUX(ID, NAME) \ argument
75 #define LN1_PIN_AIF(ID) LN_PIN_AIF(1, ID) argument
77 #define LN2_PIN_GPIO(ID, NAME, REG, SHIFT, INVERT) \ argument
80 #define LN2_PIN_MUX(ID, NAME) \ argument
84 #define LN2_PIN_AIF(ID) LN_PIN_AIF(2, ID) argument
86 #define LN2_PIN_GAI(ID) \ argument
92 #define LN_PIN(REV, ID) [LOCHNAGAR##REV##_PIN_##ID] = { \ argument
98 #define LN1_PIN(ID) LN_PIN(1, ID) argument
99 #define LN2_PIN(ID) LN_PIN(2, ID) argument
101 #define LN_PINS(REV, ID) \ argument
105 #define LN1_PINS(ID) LN_PINS(1, ID) argument
106 #define LN2_PINS(ID) LN_PINS(2, ID) argument
363 #define LN_AIF_PINS(REV, ID) \ argument
369 #define LN1_AIF(ID, CTRL) \ argument
381 #define LN2_AIF(ID) \ argument
442 #define LN_FUNC_PIN(REV, ID, OP) \ argument
445 #define LN1_FUNC_PIN(ID, OP) LN_FUNC_PIN(1, ID, OP) argument
446 #define LN2_FUNC_PIN(ID, OP) LN_FUNC_PIN(2, ID, OP) argument
448 #define LN_FUNC_AIF(REV, ID, OP) \ argument
451 #define LN1_FUNC_AIF(ID, OP) LN_FUNC_AIF(1, ID, OP) argument
452 #define LN2_FUNC_AIF(ID, OP) LN_FUNC_AIF(2, ID, OP) argument
454 #define LN2_FUNC_GAI(ID, OP, BOP, LROP, RXOP, TXOP) \ argument
607 #define LN_GROUP_PIN(REV, ID) { \ argument
615 #define LN_GROUP_AIF(REV, ID) { \ argument
623 #define LN1_GROUP_PIN(ID) LN_GROUP_PIN(1, ID) argument
624 #define LN2_GROUP_PIN(ID) LN_GROUP_PIN(2, ID) argument
626 #define LN1_GROUP_AIF(ID) LN_GROUP_AIF(1, ID) argument
627 #define LN2_GROUP_AIF(ID) LN_GROUP_AIF(2, ID) argument
629 #define LN2_GROUP_GAI(ID) \ argument