Lines Matching refs:NS2_PIN_GROUP

366 #define NS2_PIN_GROUP(group_name, ba, off, sh, ma, al)	\  macro
384 NS2_PIN_GROUP(nand, 0, 0, 31, 1, 0),
385 NS2_PIN_GROUP(nor_data, 0, 0, 31, 1, 1),
386 NS2_PIN_GROUP(gpio_0_1, 0, 0, 31, 1, 0),
388 NS2_PIN_GROUP(uart1_ext_clk, 0, 4, 30, 3, 1),
389 NS2_PIN_GROUP(nor_adv, 0, 4, 30, 3, 2),
391 NS2_PIN_GROUP(gpio_2_5, 0, 4, 28, 3, 0),
392 NS2_PIN_GROUP(pcie_ab1_clk_wak, 0, 4, 28, 3, 1),
393 NS2_PIN_GROUP(nor_addr_0_3, 0, 4, 28, 3, 2),
395 NS2_PIN_GROUP(gpio_6_7, 0, 4, 26, 3, 0),
396 NS2_PIN_GROUP(pcie_a3_clk_wak, 0, 4, 26, 3, 1),
397 NS2_PIN_GROUP(nor_addr_4_5, 0, 4, 26, 3, 2),
399 NS2_PIN_GROUP(gpio_8_9, 0, 4, 24, 3, 0),
400 NS2_PIN_GROUP(pcie_b3_clk_wak, 0, 4, 24, 3, 1),
401 NS2_PIN_GROUP(nor_addr_6_7, 0, 4, 24, 3, 2),
403 NS2_PIN_GROUP(gpio_10_11, 0, 4, 22, 3, 0),
404 NS2_PIN_GROUP(pcie_b2_clk_wak, 0, 4, 22, 3, 1),
405 NS2_PIN_GROUP(nor_addr_8_9, 0, 4, 22, 3, 2),
407 NS2_PIN_GROUP(gpio_12_13, 0, 4, 20, 3, 0),
408 NS2_PIN_GROUP(pcie_a2_clk_wak, 0, 4, 20, 3, 1),
409 NS2_PIN_GROUP(nor_addr_10_11, 0, 4, 20, 3, 2),
411 NS2_PIN_GROUP(gpio_14_17, 0, 4, 18, 3, 0),
412 NS2_PIN_GROUP(uart0_modem, 0, 4, 18, 3, 1),
413 NS2_PIN_GROUP(nor_addr_12_15, 0, 4, 18, 3, 2),
415 NS2_PIN_GROUP(gpio_18_19, 0, 4, 16, 3, 0),
416 NS2_PIN_GROUP(uart0_rts_cts, 0, 4, 16, 3, 1),
418 NS2_PIN_GROUP(gpio_20_21, 0, 4, 14, 3, 0),
419 NS2_PIN_GROUP(uart0_in_out, 0, 4, 14, 3, 1),
421 NS2_PIN_GROUP(gpio_22_23, 0, 4, 12, 3, 0),
422 NS2_PIN_GROUP(uart1_dcd_dsr, 0, 4, 12, 3, 1),
424 NS2_PIN_GROUP(gpio_24_25, 0, 4, 10, 3, 0),
425 NS2_PIN_GROUP(uart1_ri_dtr, 0, 4, 10, 3, 1),
427 NS2_PIN_GROUP(gpio_26_27, 0, 4, 8, 3, 0),
428 NS2_PIN_GROUP(uart1_rts_cts, 0, 4, 8, 3, 1),
430 NS2_PIN_GROUP(gpio_28_29, 0, 4, 6, 3, 0),
431 NS2_PIN_GROUP(uart1_in_out, 0, 4, 6, 3, 1),
433 NS2_PIN_GROUP(gpio_30_31, 0, 4, 4, 3, 0),
434 NS2_PIN_GROUP(uart2_rts_cts, 0, 4, 4, 3, 1),
436 NS2_PIN_GROUP(pwm_0, 1, 0, 0, 1, 1),
437 NS2_PIN_GROUP(pwm_1, 1, 0, 1, 1, 1),
438 NS2_PIN_GROUP(pwm_2, 1, 0, 2, 1, 1),
439 NS2_PIN_GROUP(pwm_3, 1, 0, 3, 1, 1),