Lines Matching defs:pcie_app_reg
31 struct pcie_app_reg { struct
32 u32 app_ctrl_0; /* cr0 */
33 u32 app_ctrl_1; /* cr1 */
34 u32 app_status_0; /* cr2 */
35 u32 app_status_1; /* cr3 */
36 u32 msg_status; /* cr4 */
37 u32 msg_payload; /* cr5 */
38 u32 int_sts; /* cr6 */
39 u32 int_clr; /* cr7 */
40 u32 int_mask; /* cr8 */
41 u32 mst_bmisc; /* cr9 */
42 u32 phy_ctrl; /* cr10 */
43 u32 phy_status; /* cr11 */
44 u32 cxpl_debug_info_0; /* cr12 */
45 u32 cxpl_debug_info_1; /* cr13 */
46 u32 ven_msg_ctrl_0; /* cr14 */
47 u32 ven_msg_ctrl_1; /* cr15 */
48 u32 ven_msg_data_0; /* cr16 */
72 struct pcie_app_reg __iomem *app_reg = spear13xx_pcie->app_base; in spear13xx_pcie_start_link() argument