Lines Matching full:pci
14 #include <linux/pci-epc.h>
15 #include <linux/pci-epf.h>
56 static void __dw_pcie_ep_reset_bar(struct dw_pcie *pci, u8 func_no, in __dw_pcie_ep_reset_bar() argument
61 struct dw_pcie_ep *ep = &pci->ep; in __dw_pcie_ep_reset_bar()
66 dw_pcie_dbi_ro_wr_en(pci); in __dw_pcie_ep_reset_bar()
67 dw_pcie_writel_dbi2(pci, reg, 0x0); in __dw_pcie_ep_reset_bar()
68 dw_pcie_writel_dbi(pci, reg, 0x0); in __dw_pcie_ep_reset_bar()
70 dw_pcie_writel_dbi2(pci, reg + 4, 0x0); in __dw_pcie_ep_reset_bar()
71 dw_pcie_writel_dbi(pci, reg + 4, 0x0); in __dw_pcie_ep_reset_bar()
73 dw_pcie_dbi_ro_wr_dis(pci); in __dw_pcie_ep_reset_bar()
76 void dw_pcie_ep_reset_bar(struct dw_pcie *pci, enum pci_barno bar) in dw_pcie_ep_reset_bar() argument
80 funcs = pci->ep.epc->max_functions; in dw_pcie_ep_reset_bar()
83 __dw_pcie_ep_reset_bar(pci, func_no, bar, 0); in dw_pcie_ep_reset_bar()
90 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in __dw_pcie_ep_find_next_cap() local
100 reg = dw_pcie_readw_dbi(pci, func_offset + cap_ptr); in __dw_pcie_ep_find_next_cap()
115 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_find_capability() local
122 reg = dw_pcie_readw_dbi(pci, func_offset + PCI_CAPABILITY_LIST); in dw_pcie_ep_find_capability()
132 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_write_header() local
137 dw_pcie_dbi_ro_wr_en(pci); in dw_pcie_ep_write_header()
138 dw_pcie_writew_dbi(pci, func_offset + PCI_VENDOR_ID, hdr->vendorid); in dw_pcie_ep_write_header()
139 dw_pcie_writew_dbi(pci, func_offset + PCI_DEVICE_ID, hdr->deviceid); in dw_pcie_ep_write_header()
140 dw_pcie_writeb_dbi(pci, func_offset + PCI_REVISION_ID, hdr->revid); in dw_pcie_ep_write_header()
141 dw_pcie_writeb_dbi(pci, func_offset + PCI_CLASS_PROG, hdr->progif_code); in dw_pcie_ep_write_header()
142 dw_pcie_writew_dbi(pci, func_offset + PCI_CLASS_DEVICE, in dw_pcie_ep_write_header()
144 dw_pcie_writeb_dbi(pci, func_offset + PCI_CACHE_LINE_SIZE, in dw_pcie_ep_write_header()
146 dw_pcie_writew_dbi(pci, func_offset + PCI_SUBSYSTEM_VENDOR_ID, in dw_pcie_ep_write_header()
148 dw_pcie_writew_dbi(pci, func_offset + PCI_SUBSYSTEM_ID, hdr->subsys_id); in dw_pcie_ep_write_header()
149 dw_pcie_writeb_dbi(pci, func_offset + PCI_INTERRUPT_PIN, in dw_pcie_ep_write_header()
151 dw_pcie_dbi_ro_wr_dis(pci); in dw_pcie_ep_write_header()
161 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_inbound_atu() local
164 free_win = find_first_zero_bit(ep->ib_window_map, pci->num_ib_windows); in dw_pcie_ep_inbound_atu()
168 if (free_win >= pci->num_ib_windows) { in dw_pcie_ep_inbound_atu()
169 dev_err(pci->dev, "No free inbound window\n"); in dw_pcie_ep_inbound_atu()
173 ret = dw_pcie_prog_ep_inbound_atu(pci, func_no, free_win, type, in dw_pcie_ep_inbound_atu()
176 dev_err(pci->dev, "Failed to program IB window\n"); in dw_pcie_ep_inbound_atu()
194 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_outbound_atu() local
198 free_win = find_first_zero_bit(ep->ob_window_map, pci->num_ob_windows); in dw_pcie_ep_outbound_atu()
199 if (free_win >= pci->num_ob_windows) { in dw_pcie_ep_outbound_atu()
200 dev_err(pci->dev, "No free outbound window\n"); in dw_pcie_ep_outbound_atu()
204 ret = dw_pcie_prog_ep_outbound_atu(pci, func_no, free_win, PCIE_ATU_TYPE_MEM, in dw_pcie_ep_outbound_atu()
219 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_clear_bar() local
226 __dw_pcie_ep_reset_bar(pci, func_no, bar, epf_bar->flags); in dw_pcie_ep_clear_bar()
228 dw_pcie_disable_atu(pci, PCIE_ATU_REGION_DIR_IB, atu_index); in dw_pcie_ep_clear_bar()
238 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_set_bar() local
262 dw_pcie_dbi_ro_wr_en(pci); in dw_pcie_ep_set_bar()
264 dw_pcie_writel_dbi2(pci, reg, lower_32_bits(size - 1)); in dw_pcie_ep_set_bar()
265 dw_pcie_writel_dbi(pci, reg, flags); in dw_pcie_ep_set_bar()
268 dw_pcie_writel_dbi2(pci, reg + 4, upper_32_bits(size - 1)); in dw_pcie_ep_set_bar()
269 dw_pcie_writel_dbi(pci, reg + 4, 0); in dw_pcie_ep_set_bar()
273 dw_pcie_dbi_ro_wr_dis(pci); in dw_pcie_ep_set_bar()
282 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_find_index() local
284 for (index = 0; index < pci->num_ob_windows; index++) { in dw_pcie_find_index()
300 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_unmap_addr() local
306 dw_pcie_disable_atu(pci, PCIE_ATU_REGION_DIR_OB, atu_index); in dw_pcie_ep_unmap_addr()
315 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_map_addr() local
319 dev_err(pci->dev, "Failed to enable address\n"); in dw_pcie_ep_map_addr()
329 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_get_msi() local
341 val = dw_pcie_readw_dbi(pci, reg); in dw_pcie_ep_get_msi()
354 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_set_msi() local
366 val = dw_pcie_readw_dbi(pci, reg); in dw_pcie_ep_set_msi()
369 dw_pcie_dbi_ro_wr_en(pci); in dw_pcie_ep_set_msi()
370 dw_pcie_writew_dbi(pci, reg, val); in dw_pcie_ep_set_msi()
371 dw_pcie_dbi_ro_wr_dis(pci); in dw_pcie_ep_set_msi()
379 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_get_msix() local
391 val = dw_pcie_readw_dbi(pci, reg); in dw_pcie_ep_get_msix()
404 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_set_msix() local
413 dw_pcie_dbi_ro_wr_en(pci); in dw_pcie_ep_set_msix()
418 val = dw_pcie_readw_dbi(pci, reg); in dw_pcie_ep_set_msix()
421 dw_pcie_writew_dbi(pci, reg, val); in dw_pcie_ep_set_msix()
425 dw_pcie_writel_dbi(pci, reg, val); in dw_pcie_ep_set_msix()
429 dw_pcie_writel_dbi(pci, reg, val); in dw_pcie_ep_set_msix()
431 dw_pcie_dbi_ro_wr_dis(pci); in dw_pcie_ep_set_msix()
450 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_stop() local
452 dw_pcie_stop_link(pci); in dw_pcie_ep_stop()
458 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_start() local
460 return dw_pcie_start_link(pci); in dw_pcie_ep_start()
492 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_raise_legacy_irq() local
493 struct device *dev = pci->dev; in dw_pcie_ep_raise_legacy_irq()
504 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_raise_msi_irq() local
521 /* Raise MSI per the PCI Local Bus Specification Revision 3.0, 6.8.1. */ in dw_pcie_ep_raise_msi_irq()
523 msg_ctrl = dw_pcie_readw_dbi(pci, reg); in dw_pcie_ep_raise_msi_irq()
526 msg_addr_lower = dw_pcie_readl_dbi(pci, reg); in dw_pcie_ep_raise_msi_irq()
529 msg_addr_upper = dw_pcie_readl_dbi(pci, reg); in dw_pcie_ep_raise_msi_irq()
531 msg_data = dw_pcie_readw_dbi(pci, reg); in dw_pcie_ep_raise_msi_irq()
535 msg_data = dw_pcie_readw_dbi(pci, reg); in dw_pcie_ep_raise_msi_irq()
556 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_raise_msix_irq_doorbell() local
567 dw_pcie_writel_dbi(pci, PCIE_MSIX_DOORBELL, msg_data); in dw_pcie_ep_raise_msix_irq_doorbell()
575 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_raise_msix_irq() local
594 tbl_offset = dw_pcie_readl_dbi(pci, reg); in dw_pcie_ep_raise_msix_irq()
604 dev_dbg(pci->dev, "MSI-X entry ctrl set\n"); in dw_pcie_ep_raise_msix_irq()
624 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_exit() local
627 dw_pcie_edma_remove(pci); in dw_pcie_ep_exit()
635 static unsigned int dw_pcie_ep_find_ext_capability(struct dw_pcie *pci, int cap) in dw_pcie_ep_find_ext_capability() argument
641 header = dw_pcie_readl_dbi(pci, pos); in dw_pcie_ep_find_ext_capability()
655 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_init_complete() local
662 hdr_type = dw_pcie_readb_dbi(pci, PCI_HEADER_TYPE) & in dw_pcie_ep_init_complete()
665 dev_err(pci->dev, in dw_pcie_ep_init_complete()
671 offset = dw_pcie_ep_find_ext_capability(pci, PCI_EXT_CAP_ID_REBAR); in dw_pcie_ep_init_complete()
672 ptm_cap_base = dw_pcie_ep_find_ext_capability(pci, PCI_EXT_CAP_ID_PTM); in dw_pcie_ep_init_complete()
674 dw_pcie_dbi_ro_wr_en(pci); in dw_pcie_ep_init_complete()
677 reg = dw_pcie_readl_dbi(pci, offset + PCI_REBAR_CTRL); in dw_pcie_ep_init_complete()
687 dw_pcie_writel_dbi(pci, offset + PCI_REBAR_CAP, BIT(4)); in dw_pcie_ep_init_complete()
695 dw_pcie_dbi_ro_wr_en(pci); in dw_pcie_ep_init_complete()
696 reg = dw_pcie_readl_dbi(pci, ptm_cap_base + PCI_PTM_CAP); in dw_pcie_ep_init_complete()
698 dw_pcie_writel_dbi(pci, ptm_cap_base + PCI_PTM_CAP, reg); in dw_pcie_ep_init_complete()
700 reg = dw_pcie_readl_dbi(pci, ptm_cap_base + PCI_PTM_CAP); in dw_pcie_ep_init_complete()
702 dw_pcie_writel_dbi(pci, ptm_cap_base + PCI_PTM_CAP, reg); in dw_pcie_ep_init_complete()
703 dw_pcie_dbi_ro_wr_dis(pci); in dw_pcie_ep_init_complete()
706 dw_pcie_setup(pci); in dw_pcie_ep_init_complete()
707 dw_pcie_dbi_ro_wr_dis(pci); in dw_pcie_ep_init_complete()
720 struct dw_pcie *pci = to_dw_pcie_from_ep(ep); in dw_pcie_ep_init() local
721 struct device *dev = pci->dev; in dw_pcie_ep_init()
729 ret = dw_pcie_get_resources(pci); in dw_pcie_ep_init()
740 dw_pcie_version_detect(pci); in dw_pcie_ep_init()
742 dw_pcie_iatu_detect(pci); in dw_pcie_ep_init()
744 ep->ib_window_map = devm_bitmap_zalloc(dev, pci->num_ib_windows, in dw_pcie_ep_init()
749 ep->ob_window_map = devm_bitmap_zalloc(dev, pci->num_ob_windows, in dw_pcie_ep_init()
754 addr = devm_kcalloc(dev, pci->num_ob_windows, sizeof(phys_addr_t), in dw_pcie_ep_init()
805 ret = dw_pcie_edma_detect(pci); in dw_pcie_ep_init()
822 dw_pcie_edma_remove(pci); in dw_pcie_ep_init()