Lines Matching refs:gfx_v9_4_3_ce_reg_list
3635 static const struct amdgpu_gfx_ras_reg_entry gfx_v9_4_3_ce_reg_list[] = {
3771 for (i = 0; i < ARRAY_SIZE(gfx_v9_4_3_ce_reg_list); i++) {
3772 for (j = 0; j < gfx_v9_4_3_ce_reg_list[i].se_num; j++) {
3773 for (k = 0; k < gfx_v9_4_3_ce_reg_list[i].reg_entry.reg_inst; k++) {
3775 if (gfx_v9_4_3_ce_reg_list[i].se_num > 1 ||
3776 gfx_v9_4_3_ce_reg_list[i].reg_entry.reg_inst > 1)
3780 &(gfx_v9_4_3_ce_reg_list[i].reg_entry),
3782 gfx_v9_4_3_ras_mem_list_array[gfx_v9_4_3_ce_reg_list[i].mem_id_type].mem_id_ent,
3783 gfx_v9_4_3_ras_mem_list_array[gfx_v9_4_3_ce_reg_list[i].mem_id_type].size,
3818 for (i = 0; i < ARRAY_SIZE(gfx_v9_4_3_ce_reg_list); i++) {
3819 for (j = 0; j < gfx_v9_4_3_ce_reg_list[i].se_num; j++) {
3820 for (k = 0; k < gfx_v9_4_3_ce_reg_list[i].reg_entry.reg_inst; k++) {
3822 if (gfx_v9_4_3_ce_reg_list[i].se_num > 1 ||
3823 gfx_v9_4_3_ce_reg_list[i].reg_entry.reg_inst > 1)
3827 &(gfx_v9_4_3_ce_reg_list[i].reg_entry),