Lines Matching refs:MXS_CLR
23 #define MXS_CLR 0x8 macro
110 writel(pin_mask, pin_addr + MXS_CLR); in mxs_gpio_set_irq_type()
119 writel(pin_mask, pin_addr + MXS_CLR); in mxs_gpio_set_irq_type()
121 writel(pin_mask, port->base + PINCTRL_IRQSTAT(port) + MXS_CLR); in mxs_gpio_set_irq_type()
138 writel(bit, pin_addr + MXS_CLR); in mxs_flip_edge()
207 ct->regs.ack = PINCTRL_IRQSTAT(port) + MXS_CLR; in mxs_gpio_init_gc()
209 ct->regs.disable = PINCTRL_PIN2IRQ(port) + MXS_CLR; in mxs_gpio_init_gc()
219 ct->regs.ack = PINCTRL_IRQSTAT(port) + MXS_CLR; in mxs_gpio_init_gc()
221 ct->regs.disable = PINCTRL_IRQEN(port) + MXS_CLR; in mxs_gpio_init_gc()
298 writel(~0U, port->base + PINCTRL_IRQSTAT(port) + MXS_CLR); in mxs_gpio_probe()
325 port->base + PINCTRL_DOUT(port) + MXS_CLR, in mxs_gpio_probe()