Lines Matching refs:ni_tio_set_bits

252 void ni_tio_set_bits(struct ni_gpct *counter, enum ni_gpct_register reg,  in ni_tio_set_bits()  function
257 EXPORT_SYMBOL_GPL(ni_tio_set_bits);
495 ni_tio_set_bits(counter, reg, mask, bits); in ni_tio_set_sync_mode()
528 ni_tio_set_bits(counter, NITIO_MODE_REG(cidx), in ni_tio_set_counter_mode()
538 ni_tio_set_bits(counter, NITIO_CNT_MODE_REG(cidx), in ni_tio_set_counter_mode()
544 ni_tio_set_bits(counter, NITIO_CMD_REG(cidx), GI_CNT_DIR_MASK, in ni_tio_set_counter_mode()
551 ni_tio_set_bits(counter, NITIO_INPUT_SEL_REG(cidx), in ni_tio_set_counter_mode()
604 ni_tio_set_bits(counter, NITIO_CNT_MODE_REG(cidx), in ni_tio_arm()
781 ni_tio_set_bits(counter, NITIO_INPUT_SEL_REG(cidx), in ni_tio_set_clock_src()
799 ni_tio_set_bits(counter, NITIO_CNT_MODE_REG(cidx), in ni_tio_set_clock_src()
829 ni_tio_set_bits(counter, NITIO_INPUT_SEL_REG(counter->counter_index), in ni_tio_set_gate_raw()
836 ni_tio_set_bits(counter, NITIO_GATE2_REG(counter->counter_index), in ni_tio_set_gate2_raw()
860 ni_tio_set_bits(counter, NITIO_MODE_REG(counter->counter_index), in ni_tio_set_gate_mode()
892 ni_tio_set_bits(counter, NITIO_GATE2_REG(counter->counter_index), in ni_tio_set_gate2_mode()
1612 ni_tio_set_bits(counter, NITIO_CMD_REG(cidx), GI_SAVE_TRACE, 0); in ni_tio_read_sw_save_reg()
1613 ni_tio_set_bits(counter, NITIO_CMD_REG(cidx), in ni_tio_read_sw_save_reg()
1735 ni_tio_set_bits(counter, NITIO_CMD_REG(cidx), in ni_tio_init_counter()
1738 ni_tio_set_bits(counter, NITIO_MODE_REG(cidx), ~0, 0); in ni_tio_init_counter()
1746 ni_tio_set_bits(counter, NITIO_INPUT_SEL_REG(cidx), ~0, 0); in ni_tio_init_counter()
1749 ni_tio_set_bits(counter, NITIO_CNT_MODE_REG(cidx), ~0, 0); in ni_tio_init_counter()
1756 ni_tio_set_bits(counter, NITIO_DMA_CFG_REG(cidx), ~0, 0x0); in ni_tio_init_counter()
1758 ni_tio_set_bits(counter, NITIO_INT_ENA_REG(cidx), ~0, 0x0); in ni_tio_init_counter()