Lines Matching +full:128 +full:mib
15 we get to a 16B-aligned address, then loop on 128 B chunks using an
54 #define LINE_SIZE 128
75 } { .mib
80 { .mib
82 } { .mib
92 { .mib
95 } { .mib
99 { .mib
102 } { .mib
124 { .mib
149 { .mib
150 stf8 [ptr9] = fvalue, 128 // Do stores one cache line apart
190 (p_scr) stf8 [ptr9] = fvalue, 128
219 { .mib
220 stf.spill [ptr9] = f0, 128 // Do stores one cache line apart
244 (p_scr) stf.spill [ptr9] = f0, 128
247 { .mib
253 { .mib
257 { .mib
262 { .mib
277 { .mib
298 { .mib
303 { .mib
307 { .mib
312 { .mib
316 { .mib